English
Language : 

SH7144_08 Datasheet, PDF (690/930 Pages) Renesas Technology Corp – 32-Bit RISC Microcomputer SuperHTM RISC engine Family/SH7144 Series
18. I/O Ports
Port D of the SH7145 is an input/output port with 32 pins shown in figure 18.6.
PD31 (I/O) / D31 (I/O) / ADTRG (input)
PD30 (I/O) / D30 (I/O) / IRQOUT (output)
PD29 (I/O) / D29 (I/O) / CS3 (output)
PD28 (I/O) / D28 (I/O) / CS2 (output)
PD27 (I/O) / D27 (I/O) / DACK1 (output)
PD26 (I/O) / D26 (I/O) / DACK0 (output)
PD25 (I/O) / D25 (I/O) / DREQ1 (input)
PD24 (I/O) / D24 (I/O) / DREQ0 (input)
PD23 (I/O) / D23 (I/O) / IRQ7 (input) / AUDSYNC (I/O)*
PD22 (I/O) / D22 (I/O) / IRQ6 (input) / AUDCK (I/O)*
PD21 (I/O) / D21 (I/O) / IRQ5 (input) / AUDMD (input)*
PD20 (I/O) / D20 (I/O) / IRQ4 (input) / AUDRST (input)*
PD19 (I/O) / D19 (I/O) / IRQ3 (input) / AUDATA3 (I/O)*
Port D
PD18 (I/O) / D18 (I/O) / IRQ2 (input) / AUDATA2 (I/O)*
PD17 (I/O) / D17 (I/O) / IRQ1 (input) / AUDATA1 (I/O)*
PD16 (I/O) / D16 (I/O) / IRQ0 (input) / AUDATA0 (I/O)*
PD15 (I/O) / D15 (I/O)
PD14 (I/O) / D14 (I/O)
PD13 (I/O) / D13 (I/O)
PD12 (I/O) / D12 (I/O)
PD11 (I/O) / D11 (I/O)
PD10 (I/O) / D10 (I/O)
PD9 (I/O) / D9 (I/O)
PD8 (I/O) / D8 (I/O)
PD7 (I/O) / D7 (I/O)
PD6 (I/O) / D6 (I/O)
PD5 (I/O) / D5 (I/O)
PD4 (I/O) / D4 (I/O)
PD3 (I/O) / D3 (I/O)
PD2 (I/O) / D2 (I/O)
PD1 (I/O) / D1 (I/O)
PD0 (I/O) / D0 (I/O)
Note: * Only for the F-ZTAT version (no corresponding function in the masked ROM version and
ROM less version).
Figure 18.6 Port D (SH7145)
Rev.4.00 Mar. 27, 2008 Page 646 of 882
REJ09B0108-0400