English
Language : 

DRA722_17 Datasheet, PDF (204/408 Pages) Texas Instruments – Infotainment Applications Processor
DRA722, DRA724, DRA725, DRA726
SPRS956B – MARCH 2016 – REVISED JANUARY 2017
www.ti.com
Table 7-9. Manual Functions Mapping for VIN1A (IOSET2/3) and VIN1B (IOSET4) and VIN2B (IOSET8) (continued)
BA BALL NAME
VIP_MANUAL7
VIP_MANUAL12
CFG REGISTER
LL
A_DELAY G_DELAY A_DELAY G_DELAY
2
3(1)
(ps)
(ps)
(ps)
(ps)
M1 gpmc_ad3
2825
1154
3121
997
CFG_GPMC_AD3_IN vin1a_d3
-
L6 gpmc_ad4
2927
1245
3246
1014
CFG_GPMC_AD4_IN vin1a_d4
-
L4 gpmc_ad5
2923
1251
3217
1098
CFG_GPMC_AD5_IN vin1a_d5
-
L3 gpmc_ad6
2958
1342
3238
1239
CFG_GPMC_AD6_IN vin1a_d6
-
L2 gpmc_ad7
2900
1244
3174
1157
CFG_GPMC_AD7_IN vin1a_d7
-
L1 gpmc_ad8
2845
1585
3125
1482
CFG_GPMC_AD8_IN vin1a_d8
-
K2 gpmc_ad9
2779
1343
3086
1223
CFG_GPMC_AD9_IN vin1a_d9
-
N6 gpmc_ben0 1555
0
1425
0
CFG_GPMC_BEN0_IN
-
-
M4 gpmc_ben1 1501
0
1397
0
CFG_GPMC_BEN1_IN
-
-
P7 gpmc_clk
0
0
0
0
CFG_GPMC_CLK_IN
-
-
H6 gpmc_cs1
1192
0
1102
0
CFG_GPMC_CS1_IN
-
-
MUXMODE
3(1)
4(1)
4(1)
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
vin2b_clk1
-
-
vin2a_hsyn
-
c0
-
vin2a_de0
-
P1 gpmc_cs3
D1 vout1_clk
1
F11 vout1_d0
G1 vout1_d1
0
D7 vout1_d10
D8 vout1_d11
A5 vout1_d12
C6 vout1_d13
C8 vout1_d14
C7 vout1_d15
B7 vout1_d16
B8 vout1_d17
A7 vout1_d18
A8 vout1_d19
F10 vout1_d2
C9 vout1_d20
A9 vout1_d21
B9 vout1_d22
1324
1648
2197
2221
1800
1656
1719
1757
2279
1810
1763
1695
1777
2047
1809
1676
1712
1698
374
885
565
576
863
931
1086
928
345
874
774
788
590
22
941
944
688
557
1466
1762
2734
2750
1910
1780
1866
1851
2788
2786
1880
1805
1871
2196
2759
1795
1848
2443
353
CFG_GPMC_CS3_IN vin1a_clk0
-
-
-
-
928
CFG_VOUT1_CLK_IN
-
vin2a_fld0 vin1a_fld0 vin1a_fld0
-
215
CFG_VOUT1_D0_IN
230
CFG_VOUT1_D1_IN
-
vin2a_d16 vin1a_d16 vin1a_d16
-
-
vin2a_d17 vin1a_d17 vin1a_d17
-
916
945
1041
1022
0
69
807
838
684
0
178
973
670
0
CFG_VOUT1_D10_IN
CFG_VOUT1_D11_IN
CFG_VOUT1_D12_IN
CFG_VOUT1_D13_IN
CFG_VOUT1_D14_IN
CFG_VOUT1_D15_IN
CFG_VOUT1_D16_IN
CFG_VOUT1_D17_IN
CFG_VOUT1_D18_IN
CFG_VOUT1_D19_IN
CFG_VOUT1_D2_IN
CFG_VOUT1_D20_IN
CFG_VOUT1_D21_IN
CFG_VOUT1_D22_IN
-
vin2a_d10 vin1a_d10 vin1a_d10
-
-
vin2a_d11 vin1a_d11 vin1a_d11
-
-
vin2a_d12 vin1a_d12 vin1a_d12
-
-
vin2a_d13 vin1a_d13 vin1a_d13
-
-
vin2a_d14 vin1a_d14 vin1a_d14
-
-
vin2a_d15 vin1a_d15 vin1a_d15
-
-
vin2a_d0 vin1a_d0 vin1a_d0
-
-
vin2a_d1 vin1a_d1 vin1a_d1
-
-
vin2a_d2 vin1a_d2 vin1a_d2
-
-
vin2a_d3 vin1a_d3 vin1a_d3
-
-
vin2a_d18 vin1a_d18 vin1a_d18
-
-
vin2a_d4 vin1a_d4 vin1a_d4
-
-
vin2a_d5 vin1a_d5 vin1a_d5
-
-
vin2a_d6 vin1a_d6 vin1a_d6
-
5
6
-
-
-
-
-
-
-
-
-
vin2a_de0
-
-
-
-
-
-
-
vin2b_de1
vin2b_fld1
vin2b_clk1
-
vin2b_vsyn
c1
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
-
204 Timing Requirements and Switching Characteristics
Submit Documentation Feedback
Product Folder Links: DRA722 DRA724 DRA725 DRA726
Copyright © 2016–2017, Texas Instruments Incorporated