English
Language : 

DS083 Datasheet, PDF (400/430 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Pro and Virtex-II Pro X Platform FPGAs: Pinout Information
Table 14: FF1696 — XC2VP100
Bank
4
4
4
4
4
4
4
4
4
4
4
4
4
4
4
4
4
4
4
4
4
4
4
Pin Description
IO_L58P_4
IO_L59N_4
IO_L59P_4
IO_L60N_4
IO_L60P_4
IO_L64N_4
IO_L64P_4
IO_L65N_4
IO_L65P_4
IO_L66N_4
IO_L66P_4/VREF_4
IO_L67N_4
IO_L67P_4
IO_L68N_4
IO_L68P_4
IO_L69N_4
IO_L69P_4/VREF_4
IO_L73N_4
IO_L73P_4
IO_L74N_4/GCLK3S
IO_L74P_4/GCLK2P
IO_L75N_4/GCLK1S
IO_L75P_4/GCLK0P
Pin Number
AW19
AP19
AN19
BB19
BA19
AU20
AT20
AL21
AL20
BA20
AY20
AR21
AP21
AN20
AM20
AU21
AT21
AW21
AV21
AN21
AM21
BA21
AY21
No Connects
XC2VP100
5
IO_L75N_5/GCLK7S
AY22
5
IO_L75P_5/GCLK6P
BA22
5
IO_L74N_5/GCLK5S
AM22
5
IO_L74P_5/GCLK4P
AN22
5
IO_L73N_5
AV22
5
IO_L73P_5
AW22
5
IO_L69N_5/VREF_5
AT22
5
IO_L69P_5
AU22
5
IO_L68N_5
AM23
5
IO_L68P_5
AN23
5
IO_L67N_5
AP22
5
IO_L67P_5
AR22
5
IO_L66N_5/VREF_5
AY23
DS083 (v4.7) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
272