English
Language : 

DS083 Datasheet, PDF (201/430 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Pro and Virtex-II Pro X Platform FPGAs: Pinout Information
Table 9: FF896 — XC2VP7, XC2VP20, XC2VPX20, and XC2VP30
Pin Description
Bank
Virtex-II Pro devices
XC2VPX20
(if Different)
Pin
Number
1
IO_L54N_1
G13
1
IO_L54P_1
H13
1
IO_L53_1/No_Pair
A10
1
IO_L50_1/No_Pair
B10
1
IO_L49N_1
F14
1
IO_L49P_1
G14
1
IO_L48N_1
F12
1
IO_L48P_1
F11
1
IO_L47N_1
B9
1
IO_L47P_1
C9
1
IO_L46N_1
E13
1
IO_L46P_1
E12
1
IO_L45N_1/VREF_1
G12
1
IO_L45P_1
H12
1
IO_L44N_1
A8
1
IO_L44P_1
B8
1
IO_L43N_1
D11
1
IO_L43P_1
E11
1
IO_L39N_1
G11
1
IO_L39P_1
H11
1
IO_L38N_1
C8
1
IO_L38P_1
D8
1
IO_L37N_1
D10
1
IO_L37P_1
E10
1
IO_L09N_1/VREF_1
G10
1
IO_L09P_1
H10
1
IO_L08N_1
C7
1
IO_L08P_1
D7
1
IO_L07N_1
F10
1
IO_L07P_1
F9
1
IO_L06N_1
G9
1
IO_L06P_1
H9
1
IO_L05_1/No_Pair
G8
1
IO_L03N_1/VREF_1
E9
1
IO_L03P_1
E8
1
IO_L02N_1
F8
XC2VP7
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
No Connects
XC2VP20,
XC2VPX20 XC2VP30
DS083 (v4.7) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
73