English
Language : 

DS083 Datasheet, PDF (391/430 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Pro and Virtex-II Pro X Platform FPGAs: Pinout Information
Table 14: FF1696 — XC2VP100
Bank
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
Pin Description
IO_L40P_2
IO_L41N_2
IO_L41P_2
IO_L42N_2
IO_L42P_2
IO_L43N_2
IO_L43P_2
IO_L44N_2
IO_L44P_2
IO_L45N_2
IO_L45P_2
IO_L46N_2/VREF_2
IO_L46P_2
IO_L47N_2
IO_L47P_2
IO_L48N_2
IO_L48P_2
IO_L49N_2
IO_L49P_2
IO_L50N_2
IO_L50P_2
IO_L51N_2
IO_L51P_2
IO_L52N_2/VREF_2
IO_L52P_2
IO_L53N_2
IO_L53P_2
IO_L54N_2
IO_L54P_2
IO_L55N_2
IO_L55P_2
IO_L56N_2
IO_L56P_2
IO_L57N_2
IO_L57P_2
IO_L58N_2/VREF_2
IO_L58P_2
Pin Number
R5
V6
V7
R3
P3
R1
R2
W10
W11
T7
R7
T4
T5
W9
Y10
T1
T2
U6
T6
W7
Y8
U4
T3
U2
U3
Y11
Y12
V4
V5
V1
V2
Y6
Y7
W5
W6
W3
V3
No Connects
XC2VP100
DS083 (v4.7) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
263