English
Language : 

DS083 Datasheet, PDF (228/430 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Pro and Virtex-II Pro X Platform FPGAs: Pinout Information
Table 10: FF1152 — XC2VP20, XC2VP30, XC2VP40, and XC2VP50
Bank
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
Pin Description
IO_L74N_1/GCLK1P
IO_L74P_1/GCLK0S
IO_L73N_1
IO_L73P_1
IO_L69N_1/VREF_1
IO_L69P_1
IO_L68N_1
IO_L68P_1
IO_L67N_1
IO_L67P_1
IO_L57N_1/VREF_1
IO_L57P_1
IO_L56N_1
IO_L56P_1
IO_L55N_1
IO_L55P_1
IO_L54N_1
IO_L54P_1
IO_L53_1/No_Pair
IO_L50_1/No_Pair
IO_L49N_1
IO_L49P_1
IO_L48N_1
IO_L48P_1
IO_L47N_1
IO_L47P_1
IO_L46N_1
IO_L46P_1
IO_L45N_1/VREF_1
IO_L45P_1
IO_L44N_1
IO_L44P_1
IO_L43N_1
IO_L43P_1
IO_L39N_1
IO_L39P_1
IO_L38N_1
IO_L38P_1
Pin
Number
D17
E17
F17
G17
K17
L17
D16
E16
F16
G16
H16
J16
D15
D14
F15
G15
K16
L16
C13
C14
E14
F14
J15
K15
C11
D11
D12
D13
G14
H14
D10
E10
E13
F13
J14
K14
C9
D9
XC2VP20
No Connects
XC2VP30 XC2VP40
XC2VP50
DS083 (v4.7) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
100