English
Language : 

DS083 Datasheet, PDF (162/430 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Pro and Virtex-II Pro X Platform FPGAs: Pinout Information
Table 7: FG676/FGG676 — XC2VP20, XC2VP30, and XC2VP40
Bank
2
2
2
2
2
2
2
2
2
2
2
2
Pin Description
IO_L58N_2/VREF_2
IO_L58P_2
IO_L60N_2
IO_L60P_2
IO_L85N_2
IO_L85P_2
IO_L86N_2
IO_L86P_2
IO_L88N_2/VREF_2
IO_L88P_2
IO_L90N_2
IO_L90P_2
Pin Number
M21
N21
M22
M23
M25
M26
N18
N19
N22
N23
N24
N25
No Connects
XC2VP20 XC2VP30 XC2VP40
3
IO_L90N_3
P25
3
IO_L90P_3
P24
3
IO_L89N_3
P23
3
IO_L89P_3
P22
3
IO_L87N_3/VREF_3
P19
3
IO_L87P_3
P18
3
IO_L85N_3
R26
3
IO_L85P_3
R25
3
IO_L60N_3
R23
3
IO_L60P_3
R22
3
IO_L59N_3
P21
3
IO_L59P_3
R21
3
IO_L57N_3/VREF_3
R19
3
IO_L57P_3
R18
3
IO_L55N_3
T26
3
IO_L55P_3
T25
3
IO_L54N_3
T22
3
IO_L54P_3
T21
3
IO_L53N_3
R20
3
IO_L53P_3
T20
3
IO_L51N_3/VREF_3
U26
3
IO_L51P_3
U25
DS083 (v4.7) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
34