English
Language : 

DS083 Datasheet, PDF (231/430 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Pro and Virtex-II Pro X Platform FPGAs: Pinout Information
Table 10: FF1152 — XC2VP20, XC2VP30, XC2VP40, and XC2VP50
Bank
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
Pin Description
IO_L38N_2
IO_L38P_2
IO_L39N_2
IO_L39P_2
IO_L40N_2/VREF_2
IO_L40P_2
IO_L41N_2
IO_L41P_2
IO_L42N_2
IO_L42P_2
IO_L43N_2
IO_L43P_2
IO_L44N_2
IO_L44P_2
IO_L45N_2
IO_L45P_2
IO_L46N_2/VREF_2
IO_L46P_2
IO_L47N_2
IO_L47P_2
IO_L48N_2
IO_L48P_2
IO_L49N_2
IO_L49P_2
IO_L50N_2
IO_L50P_2
IO_L51N_2
IO_L51P_2
IO_L52N_2/VREF_2
IO_L52P_2
IO_L53N_2
IO_L53P_2
IO_L54N_2
IO_L54P_2
IO_L55N_2
IO_L55P_2
IO_L56N_2
IO_L56P_2
Pin
Number
N10
N9
M7
M6
L2
M2
N8
N7
L4
L3
M4
M3
P10
P9
N6
N5
M1
N1
P8
P7
N4
N3
N2
P2
R10
R9
P6
P5
P4
P3
T11
U11
R7
R6
P1
R1
T10
T9
XC2VP20
No Connects
XC2VP30 XC2VP40
XC2VP50
DS083 (v4.7) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
103