English
Language : 

DS083 Datasheet, PDF (337/430 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Pro and Virtex-II Pro X Platform FPGAs: Pinout Information
Table 13: FF1704 — XC2VP70, XC2VPX70, and XC2VP100
Pin Description
Bank
Virtex-II Pro Devices
XC2VPX70
(if Different)
1
IO_L30P_1
1
IO_L29N_1
1
IO_L29P_1
1
IO_L28N_1
1
IO_L28P_1
1
IO_L27N_1/VREF_1
1
IO_L27P_1
1
IO_L26N_1
1
IO_L26P_1
1
IO_L25N_1
1
IO_L25P_1
1
IO_L21N_1
1
IO_L21P_1
1
IO_L20N_1
1
IO_L20P_1
1
IO_L19N_1
1
IO_L19P_1
1
IO_L09N_1/VREF_1
1
IO_L09P_1
1
IO_L08N_1
1
IO_L08P_1
1
IO_L07N_1
1
IO_L07P_1
1
IO_L06N_1
1
IO_L06P_1
1
IO_L05_1/No_Pair
1
IO_L03N_1/VREF_1
1
IO_L03P_1
1
IO_L02N_1
1
IO_L02P_1
1
IO_L01N_1/VRP_1
1
IO_L01P_1/VRN_1
Pin Number
G13
K13
J13
M13
L13
E12
D12
F12
G12
J12
H12
L12
K12
C11
C10
F11
E11
J11
H11
D10
E10
G10
F10
J10
H10
K11
D9
C9
E9
F9
H9
G9
No Connects
XC2VP70,
XC2VPX70
XC2VP100
2
IO_L01N_2/VRP_2
C5
2
IO_L01P_2/VRN_2
C6
2
IO_L02N_2
E7
DS083 (v4.7) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
209