English
Language : 

DS083 Datasheet, PDF (296/430 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Pro and Virtex-II Pro X Platform FPGAs: Pinout Information
Table 12: FF1517 — XC2VP50 and XC2VP70
Bank
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
Pin Description
IO_L11N_2
IO_L11P_2
IO_L12N_2
IO_L12P_2
IO_L13N_2
IO_L13P_2
IO_L14N_2
IO_L14P_2
IO_L15N_2
IO_L15P_2
IO_L16N_2/VREF_2
IO_L16P_2
IO_L17N_2
IO_L17P_2
IO_L18N_2
IO_L18P_2
IO_L19N_2
IO_L19P_2
IO_L20N_2
IO_L20P_2
IO_L21N_2
IO_L21P_2
IO_L22N_2/VREF_2
IO_L22P_2
IO_L23N_2
IO_L23P_2
IO_L24N_2
IO_L24P_2
IO_L25N_2
IO_L25P_2
IO_L26N_2
IO_L26P_2
IO_L27N_2
IO_L27P_2
IO_L28N_2/VREF_2
IO_L28P_2
IO_L29N_2
IO_L29P_2
Pin
Number
L9
M10
H4
J5
J1
J2
M8
N9
K6
K7
K4
K5
P10
N10
K3
J3
K1
K2
M11
N11
L7
L8
L5
L6
P8
P9
L3
L4
L1
L2
P11
P12
M6
M7
M2
M3
R9
R10
DS083 (v4.7) November 5, 2007
Product Specification
www.xilinx.com
No Connects
XC2VP50
XC2VP70
Module 4 of 4
168