English
Language : 

DS083 Datasheet, PDF (389/430 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Pro and Virtex-II Pro X Platform FPGAs: Pinout Information
Table 14: FF1696 — XC2VP100
Bank
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
Pin Description
IO_L69P_2
IO_L70N_2/VREF_2
IO_L70P_2
IO_L71N_2
IO_L71P_2
IO_L72N_2
IO_L72P_2
IO_L07N_2
IO_L07P_2
IO_L08N_2
IO_L08P_2
IO_L09N_2
IO_L09P_2
IO_L10N_2/VREF_2
IO_L10P_2
IO_L11N_2
IO_L11P_2
IO_L12N_2
IO_L12P_2
IO_L13N_2
IO_L13P_2
IO_L14N_2
IO_L14P_2
IO_L15N_2
IO_L15P_2
IO_L16N_2/VREF_2
IO_L16P_2
IO_L17N_2
IO_L17P_2
IO_L18N_2
IO_L18P_2
IO_L19N_2
IO_L19P_2
IO_L20N_2
IO_L20P_2
IO_L21N_2
IO_L21P_2
Pin Number
F6
G5
F5
P10
P11
G3
G4
G1
G2
N8
P9
H6
H7
H4
H5
R12
T12
H2
H3
J6
J7
R10
R11
J3
J4
J2
H1
R8
R9
K5
K6
K1
K2
T10
T11
L7
K7
No Connects
XC2VP100
DS083 (v4.7) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
261