English
Language : 

DS083 Datasheet, PDF (309/430 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Pro and Virtex-II Pro X Platform FPGAs: Pinout Information
Table 12: FF1517 — XC2VP50 and XC2VP70
Bank
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
Pin Description
IO_L15P_6
IO_L15N_6/VREF_6
IO_L16P_6
IO_L16N_6
IO_L17P_6
IO_L17N_6
IO_L18P_6
IO_L18N_6
IO_L19P_6
IO_L19N_6
IO_L20P_6
IO_L20N_6
IO_L21P_6
IO_L21N_6/VREF_6
IO_L22P_6
IO_L22N_6
IO_L23P_6
IO_L23N_6
IO_L24P_6
IO_L24N_6
IO_L25P_6
IO_L25N_6
IO_L26P_6
IO_L26N_6
IO_L27P_6
IO_L27N_6/VREF_6
IO_L28P_6
IO_L28N_6
IO_L29P_6
IO_L29N_6
IO_L30P_6
IO_L30N_6
IO_L31P_6
IO_L31N_6
IO_L32P_6
IO_L32N_6
IO_L33P_6
IO_L33N_6/VREF_6
Pin
Number
AL37
AK37
AL33
AL34
AH32
AG31
AK38
AK39
AK35
AK36
AF28
AF29
AK33
AK34
AJ38
AJ39
AG30
AF30
AJ36
AJ37
AJ34
AJ35
AF31
AF32
AJ32
AJ33
AH37
AH38
AE27
AD27
AH36
AG35
AH33
AH34
AE28
AE29
AG38
AG39
DS083 (v4.7) November 5, 2007
Product Specification
www.xilinx.com
No Connects
XC2VP50
XC2VP70
Module 4 of 4
181