English
Language : 

DS083 Datasheet, PDF (167/430 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Pro and Virtex-II Pro X Platform FPGAs: Pinout Information
Table 7: FG676/FGG676 — XC2VP20, XC2VP30, and XC2VP40
Bank
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
6
Pin Description
IO_L23N_6
IO_L24P_6
IO_L24N_6
IO_L31P_6
IO_L31N_6
IO_L33P_6
IO_L33N_6/VREF_6
IO_L35P_6
IO_L35N_6
IO_L36P_6
IO_L36N_6
IO_L37P_6
IO_L37N_6
IO_L39P_6
IO_L39N_6/VREF_6
IO_L41P_6
IO_L41N_6
IO_L42P_6
IO_L42N_6
IO_L43P_6
IO_L43N_6
IO_L45P_6
IO_L45N_6/VREF_6
IO_L47P_6
IO_L47N_6
IO_L48P_6
IO_L48N_6
IO_L49P_6
IO_L49N_6
IO_L51P_6
IO_L51N_6/VREF_6
IO_L53P_6
IO_L53N_6
IO_L54P_6
IO_L54N_6
Pin Number
Y6
AA4
AA3
AA2
AA1
Y5
W5
Y4
Y3
Y2
Y1
W7
W6
W2
W1
V8
V7
V6
V5
V4
V3
V2
V1
U8
T8
U5
U4
U3
T3
U2
U1
T7
R7
T6
T5
No Connects
XC2VP20 XC2VP30 XC2VP40
NC
NC
NC
DS083 (v4.7) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
39