English
Language : 

DS083 Datasheet, PDF (170/430 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Pro and Virtex-II Pro X Platform FPGAs: Pinout Information
Table 7: FG676/FGG676 — XC2VP20, XC2VP30, and XC2VP40
Bank
7
7
7
7
7
7
7
Pin Description
IO_L04N_7/VREF_7
IO_L03P_7
IO_L03N_7
IO_L02P_7
IO_L02N_7
IO_L01P_7/VRN_7
IO_L01N_7/VRP_7
Pin Number
E2
F5
E4
D1
D2
C1
C2
No Connects
XC2VP20 XC2VP30 XC2VP40
0
VCCO_0
0
VCCO_0
0
VCCO_0
0
VCCO_0
0
VCCO_0
0
VCCO_0
0
VCCO_0
1
VCCO_1
1
VCCO_1
1
VCCO_1
1
VCCO_1
1
VCCO_1
1
VCCO_1
1
VCCO_1
2
VCCO_2
2
VCCO_2
2
VCCO_2
2
VCCO_2
2
VCCO_2
2
VCCO_2
2
VCCO_2
3
VCCO_3
3
VCCO_3
3
VCCO_3
3
VCCO_3
3
VCCO_3
3
VCCO_3
C5
C8
D11
J10
J11
K12
K13
C19
C22
D16
J16
J17
K14
K15
E24
H24
K18
L18
L23
M17
N17
P17
R17
T18
T23
U18
W24
DS083 (v4.7) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
42