English
Language : 

DS083 Datasheet, PDF (169/430 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Pro and Virtex-II Pro X Platform FPGAs: Pinout Information
Table 7: FG676/FGG676 — XC2VP20, XC2VP30, and XC2VP40
Bank
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
7
Pin Description
IO_L52P_7
IO_L52N_7/VREF_7
IO_L50P_7
IO_L50N_7
IO_L49P_7
IO_L49N_7
IO_L48P_7
IO_L48N_7
IO_L46P_7
IO_L46N_7/VREF_7
IO_L44P_7
IO_L44N_7
IO_L43P_7
IO_L43N_7
IO_L42P_7
IO_L42N_7
IO_L40P_7
IO_L40N_7/VREF_7
IO_L38P_7
IO_L38N_7
IO_L37P_7
IO_L37N_7
IO_L36P_7
IO_L36N_7
IO_L34P_7
IO_L34N_7/VREF_7
IO_L32P_7
IO_L32N_7
IO_L31P_7
IO_L31N_7
IO_L24P_7
IO_L24N_7
IO_L06P_7
IO_L06N_7
IO_L04P_7
Pin Number
M7
L7
K1
K2
L3
K3
K4
K5
L8
K8
J1
J2
J3
J4
J5
J6
J7
J8
H1
H2
H6
H7
G1
G2
G3
G4
H5
G5
F1
F2
F3
F4
G6
F6
E1
No Connects
XC2VP20 XC2VP30 XC2VP40
NC
NC
DS083 (v4.7) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
41