English
Language : 

DS083 Datasheet, PDF (161/430 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Pro and Virtex-II Pro X Platform FPGAs: Pinout Information
Table 7: FG676/FGG676 — XC2VP20, XC2VP30, and XC2VP40
Bank
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
Pin Description
IO_L31P_2
IO_L32N_2
IO_L32P_2
IO_L34N_2/VREF_2
IO_L34P_2
IO_L36N_2
IO_L36P_2
IO_L37N_2
IO_L37P_2
IO_L38N_2
IO_L38P_2
IO_L40N_2/VREF_2
IO_L40P_2
IO_L42N_2
IO_L42P_2
IO_L43N_2
IO_L43P_2
IO_L44N_2
IO_L44P_2
IO_L46N_2/VREF_2
IO_L46P_2
IO_L48N_2
IO_L48P_2
IO_L49N_2
IO_L49P_2
IO_L50N_2
IO_L50P_2
IO_L52N_2/VREF_2
IO_L52P_2
IO_L54N_2
IO_L54P_2
IO_L55N_2
IO_L55P_2
IO_L56N_2
IO_L56P_2
Pin Number
F26
G22
H22
G23
G24
G25
G26
H20
H21
H25
H26
J19
J20
J21
J22
J23
J24
J25
J26
K19
L19
K22
K23
K24
L24
K25
K26
L20
M20
L21
L22
L25
L26
M18
M19
No Connects
XC2VP20 XC2VP30 XC2VP40
DS083 (v4.7) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
33