English
Language : 

DS083 Datasheet, PDF (334/430 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Pro and Virtex-II Pro X Platform FPGAs: Pinout Information
Table 13: FF1704 — XC2VP70, XC2VPX70, and XC2VP100
Pin Description
Bank
Virtex-II Pro Devices
XC2VPX70
(if Different)
0
IO_L49P_0
0
IO_L50_0/No_Pair
0
IO_L53_0/No_Pair
0
IO_L54N_0
0
IO_L54P_0
0
IO_L55N_0
0
IO_L55P_0
0
IO_L56N_0
0
IO_L56P_0
0
IO_L57N_0
0
IO_L57P_0/VREF_0
0
IO_L58N_0
0
IO_L58P_0
0
IO_L59N_0
0
IO_L59P_0
0
IO_L60N_0
0
IO_L60P_0
0
IO_L64N_0
0
IO_L64P_0
0
IO_L65N_0
0
IO_L65P_0
0
IO_L66N_0
0
IO_L66P_0/VREF_0
0
IO_L67N_0
0
IO_L67P_0
0
IO_L68N_0
0
IO_L68P_0
0
IO_L69N_0
0
IO_L69P_0/VREF_0
0
IO_L73N_0
0
IO_L73P_0
0
IO_L74N_0/GCLK7P
0
IO_L74P_0/GCLK6S
0
IO_L75N_0/GCLK5P
BREFCLKN
0
IO_L75P_0/GCLK4S
BREFCLKP
Pin Number
G26
D27
D26
K25
L25
G25
H25
E26
E25
C25
C26
L24
M24
J24
K24
G24
H24
E24
F24
D24
C24
M22
M23
K23
L23
J23
H23
E23
F23
C23
D23
K22
J22
F22
G22
No Connects
XC2VP70,
XC2VPX70
XC2VP100
DS083 (v4.7) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
206