English
Language : 

DS083 Datasheet, PDF (339/430 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Pro and Virtex-II Pro X Platform FPGAs: Pinout Information
Table 13: FF1704 — XC2VP70, XC2VPX70, and XC2VP100
Pin Description
Bank
Virtex-II Pro Devices
XC2VPX70
(if Different)
2
IO_L08P_2
2
IO_L09N_2
2
IO_L09P_2
2
IO_L10N_2/VREF_2
2
IO_L10P_2
2
IO_L11N_2
2
IO_L11P_2
2
IO_L12N_2
2
IO_L12P_2
2
IO_L13N_2
2
IO_L13P_2
2
IO_L14N_2
2
IO_L14P_2
2
IO_L15N_2
2
IO_L15P_2
2
IO_L16N_2/VREF_2
2
IO_L16P_2
2
IO_L17N_2
2
IO_L17P_2
2
IO_L18N_2
2
IO_L18P_2
2
IO_L19N_2
2
IO_L19P_2
2
IO_L20N_2
2
IO_L20P_2
2
IO_L21N_2
2
IO_L21P_2
2
IO_L22N_2/VREF_2
2
IO_L22P_2
2
IO_L23N_2
2
IO_L23P_2
2
IO_L24N_2
2
IO_L24P_2
2
IO_L25N_2
2
IO_L25P_2
2
IO_L26N_2
Pin Number
K5
K8
K7
K2
K1
L8
L9
L6
L7
K3
L3
L5
L4
L1
L2
M7
M8
M11
M12
M9
M10
M2
M3
M4
M5
N7
N8
N5
N6
N9
N10
N3
N4
N1
N2
N11
No Connects
XC2VP70,
XC2VPX70
XC2VP100
DS083 (v4.7) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
211