English
Language : 

DS083 Datasheet, PDF (390/430 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Pro and Virtex-II Pro X Platform FPGAs: Pinout Information
Table 14: FF1696 — XC2VP100
Bank
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
2
Pin Description
IO_L22N_2/VREF_2
IO_L22P_2
IO_L23N_2
IO_L23P_2
IO_L24N_2
IO_L24P_2
IO_L25N_2
IO_L25P_2
IO_L26N_2
IO_L26P_2
IO_L27N_2
IO_L27P_2
IO_L28N_2/VREF_2
IO_L28P_2
IO_L29N_2
IO_L29P_2
IO_L30N_2
IO_L30P_2
IO_L31N_2
IO_L31P_2
IO_L32N_2
IO_L32P_2
IO_L33N_2
IO_L33P_2
IO_L34N_2/VREF_2
IO_L34P_2
IO_L35N_2
IO_L35P_2
IO_L36N_2
IO_L36P_2
IO_L37N_2
IO_L37P_2
IO_L38N_2
IO_L38P_2
IO_L39N_2
IO_L39P_2
IO_L40N_2/VREF_2
Pin Number
L4
L5
T8
T9
L3
K3
L1
L2
U12
V12
M7
L6
M5
M6
U10
U11
M3
M4
N6
N7
U7
U8
N3
N4
N2
M2
V10
V11
P6
P7
P1
P2
V8
V9
R6
P5
R4
No Connects
XC2VP100
DS083 (v4.7) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
262