English
Language : 

MC68HC908LD64 Datasheet, PDF (16/362 Pages) Freescale Semiconductor, Inc – Microcontrollers
Table of Contents
Data Sheet
16
17.5.3
17.5.4
17.5.5
Polarity Controlled HOUT and VOUT Outputs . . . . . . . . . . 257
Clamp Pulse Output . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 258
Low Vertical Frequency Detect . . . . . . . . . . . . . . . . . . . . . 259
17.6 Sync Processor I/O Registers. . . . . . . . . . . . . . . . . . . . . . . . . 259
17.6.1 Sync Processor Control & Status Register (SPCSR). . . . . 259
17.6.2 Sync Processor Input/Output Control Register (SPIOCR) . 261
17.6.3 Vertical Frequency Registers (VFRs). . . . . . . . . . . . . . . . . 263
17.6.4 Hsync Frequency Registers (HFRs). . . . . . . . . . . . . . . . . . 265
17.6.5 Sync Processor Control Register 1 (SPCR1). . . . . . . . . . . 267
17.6.6 H & V Sync Output Control Register (HVOCR) . . . . . . . . . 268
17.7 System Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .269
Section 18. On-Screen Display (OSD)
18.1 Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .271
18.2 Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 272
18.3 Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 272
18.4 System Overview . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 273
18.5 OSD FLASH Font Memory Map . . . . . . . . . . . . . . . . . . . . . . . 275
18.6 OSD Screen Memory Map . . . . . . . . . . . . . . . . . . . . . . . . . . . 276
18.7 OSD Module I/O Registers . . . . . . . . . . . . . . . . . . . . . . . . . . .277
18.7.1 OSD Control Register (OSDCR) . . . . . . . . . . . . . . . . . . . . 277
18.7.2 OSD Status Register (OSDSR) . . . . . . . . . . . . . . . . . . . . . 278
18.7.3 OSD Data Registers (OSDDRH:OSDDRL) . . . . . . . . . . . . 279
18.7.4 OSD Row Address Register (OSDRAR) . . . . . . . . . . . . . . 280
18.7.5 OSD Column Address Register (OSDCAR). . . . . . . . . . . . 280
18.7.6 OSD FLASH Even High Byte Write Buffer (OSDEHBUF) . 281
18.8 OSD Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 282
18.8.1 OSD Display Registers (Attribute and Code Registers) . . . 282
18.8.2 Row Attribute Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . 283
18.8.3 Control, Window, and Pattern Registers . . . . . . . . . . . . . . 283
18.8.3.1 Window Registers 1, 2, 3, 4 . . . . . . . . . . . . . . . . . . . . . . 284
18.8.3.2 Vertical Delay Control Register . . . . . . . . . . . . . . . . . . . 285
18.8.3.3 Horizontal Delay Control Register . . . . . . . . . . . . . . . . . 286
Table of Contents
MC68HC908LD64 — Rev. 3.0
Freescale Semiconductor