English
Language : 

DS031 Datasheet, PDF (99/318 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Platform FPGAs: Pinout Information
Table 5: CS144/CSG144 — XC2V40, XC2V80, and XC2V250
Bank
Pin Description
Pin Number
6
IO_L01P_6
L3
6
IO_L01N_6
L2
6
IO_L02P_6/VRN_6
L1
6
IO_L02N_6/VRP_6
K3
6
IO_L03P_6
K2
6
IO_L03N_6/VREF_6
K1
6
IO_L94P_6
J2
6
IO_L94N_6
H4
6
IO_L96P_6
H3
6
IO_L96N_6
H1
No Connect in the XC2V40
7
IO_L96P_7
G4
7
IO_L96N_7
G3
7
IO_L94P_7
G1
7
IO_L94N_7
F1
7
IO_L93P_7/VREF_7
F2
NC
7
IO_L93N_7
F4
NC
7
IO_L03P_7/VREF_7
E2
7
IO_L03N_7
E3
7
IO_L02P_7/VRN_7
E4
7
IO_L02N_7/VRP_7
D1
7
IO_L01P_7
D2
7
IO_L01N_7
D3
0
VCCO_0
B5
0
VCCO_0
C3
1
VCCO_1
A11
1
VCCO_1
A9
2
VCCO_2
F10
2
VCCO_2
C12
3
VCCO_3
L12
3
VCCO_3
J12
4
VCCO_4
M9
4
VCCO_4
L11
5
VCCO_5
N3
5
VCCO_5
N5
6
VCCO_6
J3
6
VCCO_6
M1
7
VCCO_7
D4
7
VCCO_7
F3
DS031-4 (v3.5) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
7