English
Language : 

DS031 Datasheet, PDF (218/318 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Platform FPGAs: Pinout Information
Table 12: FF1152 BGA — XC2V3000, XC2V4000, XC2V6000, and XC2V8000
Bank
Pin Description
Pin Number
2
IO_L21N_2
H7
2
IO_L21P_2/VREF_2
J7
2
IO_L22N_2
H6
2
IO_L22P_2
G6
2
IO_L23N_2
L10
2
IO_L23P_2
L9
2
IO_L24N_2
G3
2
IO_L24P_2
F3
2
IO_L25N_2
G2
2
IO_L25P_2
F2
2
IO_L26N_2
M10
2
IO_L26P_2
N10
2
IO_L27N_2
J6
2
IO_L27P_2/VREF_2
K6
2
IO_L28N_2
J5
2
IO_L28P_2
H5
2
IO_L29N_2
L7
2
IO_L29P_2
K7
2
IO_L30N_2
J4
2
IO_L30P_2
H4
2
IO_L43N_2
G1
2
IO_L43P_2
F1
2
IO_L44N_2
L8
2
IO_L44P_2
M8
2
IO_L45N_2
J1
2
IO_L45P_2/VREF_2
H2
2
IO_L46N_2
J3
2
IO_L46P_2
H3
2
IO_L47N_2
M9
2
IO_L47P_2
N9
2
IO_L48N_2
L5
2
IO_L48P_2
K5
2
IO_L49N_2
K2
2
IO_L49P_2
J2
2
IO_L50N_2
N7
2
IO_L50P_2
M7
No Connect in the XC2V3000
DS031-4 (v3.5) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
126