English
Language : 

DS031 Datasheet, PDF (129/318 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Platform FPGAs: Pinout Information
Table 8: FG676/FGG676 BGA — XC2V1500, XC2V2000, and XC2V3000
Bank
Pin Description
Pin Number No Connect in XC2V1500
1
IO_L19N_1
E20
1
IO_L19P_1
F20
1
IO_L06N_1
B21
1
IO_L06P_1
B22
1
IO_L05N_1
A22
1
IO_L05P_1
A23
1
IO_L04N_1
C21
1
IO_L04P_1/VREF_1
D21
1
IO_L03N_1/VRP_1
C20
1
IO_L03P_1/VRN_1
D20
1
IO_L02N_1
A24
1
IO_L02P_1
A25
1
IO_L01N_1
B23
1
IO_L01P_1
B24
No Connect in XC2V2000
2
IO_L01N_2
B26
2
IO_L01P_2
C26
2
IO_L02N_2/VRP_2
G20
2
IO_L02P_2/VRN_2
H20
2
IO_L03N_2
C25
2
IO_L03P_2/VREF_2
D25
2
IO_L04N_2
E23
2
IO_L04P_2
E24
2
IO_L06N_2
G21
2
IO_L06P_2
G22
2
IO_L19N_2
D26
2
IO_L19P_2
E26
2
IO_L21N_2
F23
2
IO_L21P_2/VREF_2
F24
2
IO_L22N_2
E25
2
IO_L22P_2
F25
2
IO_L24N_2
H22
2
IO_L24P_2
H21
2
IO_L25N_2
G23
NC
NC
2
IO_L25P_2
G24
NC
NC
2
IO_L43N_2
F26
2
IO_L43P_2
G26
DS031-4 (v3.5) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
37