English
Language : 

DS031 Datasheet, PDF (155/318 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Platform FPGAs: Pinout Information
Table 9: BG575/BGG575 BGA — XC2V1000, XC2V1500, and XC2V2000
Bank
Pin Description
Pin Number No Connect in XC2V1000
6
IO_L06N_6
V6
6
IO_L19P_6
U7
6
IO_L19N_6
T8
6
IO_L21P_6
AA1
6
IO_L21N_6/VREF_6
Y2
6
IO_L22P_6
Y1
6
IO_L22N_6
W1
6
IO_L24P_6
W2
6
IO_L24N_6
V2
6
IO_L43P_6
V4
6
IO_L43N_6
V3
6
IO_L45P_6
U6
6
IO_L45N_6/VREF_6
U5
6
IO_L46P_6
T7
6
IO_L46N_6
T6
6
IO_L48P_6
R8
6
IO_L48N_6
R7
6
IO_L49P_6
U2
6
IO_L49N_6
U1
6
IO_L51P_6
U4
6
IO_L51N_6/VREF_6
U3
6
IO_L52P_6
T1
6
IO_L52N_6
R1
6
IO_L54P_6
T3
6
IO_L54N_6
T2
6
IO_L67P_6
T5
NC
6
IO_L67N_6
T4
NC
6
IO_L69P_6
R6
NC
6
IO_L69N_6/VREF_6
R5
NC
6
IO_L70P_6
P8
NC
6
IO_L70N_6
P7
NC
6
IO_L72P_6
R2
NC
6
IO_L72N_6
P1
NC
6
IO_L73P_6
R3
NC
6
IO_L73N_6
P3
NC
6
IO_L91P_6
P5
No Connect in XC2V1500
NC
NC
DS031-4 (v3.5) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
63