English
Language : 

DS031 Datasheet, PDF (139/318 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Platform FPGAs: Pinout Information
Table 8: FG676/FGG676 BGA — XC2V1500, XC2V2000, and XC2V3000
Bank
Pin Description
Pin Number No Connect in XC2V1500
7
IO_L21P_7/VREF_7
F3
7
IO_L21N_7
F2
7
IO_L19P_7
H6
7
IO_L19N_7
H7
7
IO_L06P_7
E1
7
IO_L06N_7
E2
7
IO_L04P_7
D1
7
IO_L04N_7
D2
7
IO_L03P_7/VREF_7
C1
7
IO_L03N_7
C2
7
IO_L02P_7/VRN_7
E3
7
IO_L02N_7/VRP_7
E4
7
IO_L01P_7
G5
7
IO_L01N_7
F4
No Connect in XC2V2000
0
VCCO_0
J13
0
VCCO_0
J12
0
VCCO_0
J11
0
VCCO_0
H10
0
VCCO_0
H9
0
VCCO_0
B10
0
VCCO_0
B7
1
VCCO_1
B17
1
VCCO_1
J16
1
VCCO_1
J15
1
VCCO_1
J14
1
VCCO_1
H18
1
VCCO_1
H17
1
VCCO_1
B20
2
VCCO_2
N18
2
VCCO_2
M18
2
VCCO_2
L18
2
VCCO_2
K25
2
VCCO_2
K19
2
VCCO_2
J19
2
VCCO_2
G25
3
VCCO_3
Y25
DS031-4 (v3.5) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
47