English
Language : 

DS031 Datasheet, PDF (294/318 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Platform FPGAs: Pinout Information
Table 14: BF957 — XC2V2000, XC2V3000, XC2V4000, and XC2V6000
Bank
Pin Description
Pin Number
1
IO_L21P_1
A4
1
IO_L20N_1
G10
1
IO_L20P_1
G9
1
IO_L19N_1
B6
1
IO_L19P_1
C5
1
IO_L06N_1
C6
1
IO_L06P_1
D6
1
IO_L05N_1
H9
1
IO_L05P_1
G8
1
IO_L04N_1
D7
1
IO_L04P_1/VREF_1
E6
1
IO_L03N_1/VRP_1
E8
1
IO_L03P_1/VRN_1
E7
1
IO_L02N_1
F8
1
IO_L02P_1
F7
1
IO_L01N_1
B5
1
IO_L01P_1
B3
No Connect in XC2V2000
2
IO_L01N_2
F5
2
IO_L01P_2
G4
2
IO_L02N_2/VRP_2
G6
2
IO_L02P_2/VRN_2
H6
2
IO_L03N_2
D3
2
IO_L03P_2/VREF_2
E4
2
IO_L04N_2
K10
2
IO_L04P_2
K9
2
IO_L05N_2
D2
2
IO_L05P_2
E3
2
IO_L06N_2
F4
2
IO_L06P_2
F3
2
IO_L19N_2
L10
2
IO_L19P_2
M10
2
IO_L20N_2
H7
2
IO_L20P_2
J8
2
IO_L21N_2
D1
2
IO_L21P_2/VREF_2
E1
2
IO_L22N_2
G5
2
IO_L22P_2
H5
DS031-4 (v3.5) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
202