English
Language : 

DS031 Datasheet, PDF (190/318 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Platform FPGAs: Pinout Information
Table 11: FF896 BGA — XC2V1000, XC2V1500, and XC2V2000
Bank
Pin Description
Pin Number No Connect in the XC2V1000 No Connect in the XC2V1500
1
IO_L01N_1
B4
1
IO_L01P_1
A4
2
IO_L01N_2
2
IO_L01P_2
2
IO_L02N_2/VRP_2
2
IO_L02P_2/VRN_2
2
IO_L03N_2
2
IO_L03P_2/VREF_2
2
IO_L04N_2
2
IO_L04P_2
2
IO_L05N_2
2
IO_L05P_2
2
IO_L06N_2
2
IO_L06P_2
2
IO_L19N_2
2
IO_L19P_2
2
IO_L20N_2
2
IO_L20P_2
2
IO_L21N_2
2
IO_L21P_2/VREF_2
2
IO_L22N_2
2
IO_L22P_2
2
IO_L23N_2
2
IO_L23P_2
2
IO_L24N_2
2
IO_L24P_2
2
IO_L43N_2
2
IO_L43P_2
2
IO_L44N_2
2
IO_L44P_2
2
IO_L45N_2
2
IO_L45P_2/VREF_2
2
IO_L46N_2
2
IO_L46P_2
2
IO_L47N_2
2
IO_L47P_2
DS031-4 (v3.5) November 5, 2007
Product Specification
C1
B1
H9
H8
D3
E3
D2
C2
G7
H7
F4
E4
E1
D1
G6
H6
F5
G5
G2
F2
J8
J7
G3
F3
G1
F1
K8
L8
G4
H4
J2
H2
J6
K6
www.xilinx.com
Module 4 of 4
98