English
Language : 

DS031 Datasheet, PDF (149/318 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Platform FPGAs: Pinout Information
Table 9: BG575/BGG575 BGA — XC2V1000, XC2V1500, and XC2V2000
Bank
Pin Description
Pin Number No Connect in XC2V1000
2
IO_L01P_2
D23
2
IO_L02N_2/VRP_2
E21
2
IO_L02P_2/VRN_2
E22
2
IO_L03N_2
F21
2
IO_L03P_2/VREF_2
F20
2
IO_L04N_2
G20
2
IO_L04P_2
G19
2
IO_L06N_2
H18
2
IO_L06P_2
J17
2
IO_L19N_2
D24
2
IO_L19P_2
E23
2
IO_L21N_2
E24
2
IO_L21P_2/VREF_2
F24
2
IO_L22N_2
F23
2
IO_L22P_2
G23
2
IO_L24N_2
G21
2
IO_L24P_2
G22
2
IO_L43N_2
H19
2
IO_L43P_2
H20
2
IO_L45N_2
J18
2
IO_L45P_2/VREF_2
J19
2
IO_L46N_2
K17
2
IO_L46P_2
K18
2
IO_L48N_2
H23
2
IO_L48P_2
H24
2
IO_L49N_2
H21
2
IO_L49P_2
H22
2
IO_L51N_2
J24
2
IO_L51P_2/VREF_2
K24
2
IO_L52N_2
J22
2
IO_L52P_2
J23
2
IO_L54N_2
J20
2
IO_L54P_2
J21
2
IO_L67N_2
K19
NC
2
IO_L67P_2
K20
NC
2
IO_L69N_2
L17
NC
No Connect in XC2V1500
DS031-4 (v3.5) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
57