English
Language : 

DS031 Datasheet, PDF (213/318 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Platform FPGAs: Pinout Information
Table 12: FF1152 BGA — XC2V3000, XC2V4000, XC2V6000, and XC2V8000
Bank
Pin Description
Pin Number
0
IO_L30N_0
F23
0
IO_L30P_0
F24
0
IO_L49N_0
B28
0
IO_L49P_0
B29
0
IO_L50N_0
J22
0
IO_L50P_0
J21
0
IO_L51N_0
A28
0
IO_L51P_0/VREF_0
A29
0
IO_L52N_0
A26
0
IO_L52P_0
B27
0
IO_L53N_0
C24
0
IO_L53P_0
D24
0
IO_L54N_0
D22
0
IO_L54P_0
D23
0
IO_L60N_0
B25
0
IO_L60P_0
B26
0
IO_L67N_0
B23
0
IO_L67P_0
B24
0
IO_L68N_0
G22
0
IO_L68P_0
G23
0
IO_L69N_0
F22
0
IO_L69P_0/VREF_0
F21
0
IO_L70N_0
A23
0
IO_L70P_0
A24
0
IO_L71N_0
K21
0
IO_L71P_0
K20
0
IO_L72N_0
C22
0
IO_L72P_0
C23
0
IO_L73N_0
E21
0
IO_L73P_0
E22
0
IO_L74N_0
H21
0
IO_L74P_0
H20
0
IO_L75N_0
G20
0
IO_L75P_0/VREF_0
F20
0
IO_L76N_0
B21
0
IO_L76P_0
B22
No Connect in the XC2V3000
NC
NC
DS031-4 (v3.5) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
121