English
Language : 

DS031 Datasheet, PDF (130/318 Pages) Xilinx, Inc – Summary of Features
R
Virtex-II Platform FPGAs: Pinout Information
Table 8: FG676/FGG676 BGA — XC2V1500, XC2V2000, and XC2V3000
Bank
Pin Description
Pin Number No Connect in XC2V1500
2
IO_L45N_2
H23
2
IO_L45P_2/VREF_2
H24
2
IO_L46N_2
J21
2
IO_L46P_2
J20
2
IO_L48N_2
H25
2
IO_L48P_2
H26
2
IO_L49N_2
J22
2
IO_L49P_2
J23
2
IO_L51N_2
K21
2
IO_L51P_2/VREF_2
K22
2
IO_L52N_2
K20
2
IO_L52P_2
L20
2
IO_L54N_2
J24
2
IO_L54P_2
J25
2
IO_L67N_2
K23
2
IO_L67P_2
K24
2
IO_L69N_2
J26
2
IO_L69P_2/VREF_2
K26
2
IO_L70N_2
L22
2
IO_L70P_2
L21
2
IO_L72N_2
L25
2
IO_L72P_2
L26
2
IO_L73N_2
L19
NC
2
IO_L73P_2
M19
NC
2
IO_L75N_2
L23
NC
2
IO_L75P_2/VREF_2
L24
NC
2
IO_L76N_2
M22
NC
2
IO_L76P_2
M21
NC
2
IO_L78N_2
M23
NC
2
IO_L78P_2
M24
NC
2
IO_L91N_2
M25
2
IO_L91P_2
M26
2
IO_L93N_2
M20
2
IO_L93P_2/VREF_2
N20
2
IO_L94N_2
N22
2
IO_L94P_2
N21
2
IO_L96N_2
N24
No Connect in XC2V2000
DS031-4 (v3.5) November 5, 2007
Product Specification
www.xilinx.com
Module 4 of 4
38