English
Language : 

MC68HC08AZ60A Datasheet, PDF (20/480 Pages) Motorola, Inc – Microcontrollers
List of Figures
Advance Information
20
18-1 TIMB Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 283
18-2 TIMB I/O Register Summary. . . . . . . . . . . . . . . . . . . . . . . . . . 283
18-3 PWM Period and Pulse Width . . . . . . . . . . . . . . . . . . . . . . . . 288
18-4 TIMB Status and Control Register (TBSC) . . . . . . . . . . . . . . .295
18-5 TIMB Counter Registers (TBCNTH and TBCNTL) . . . . . . . . . 297
18-6 TIMB Counter Modulo Registers (TBMODH and TBMODL) . 298
18-7 TIMB Channel Status and Control Registers (TBSC0–TBSC1)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 299
18-8 CHxMAX Latency . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 303
18-9 TIMB Channel Registers (TBCH0H/L–TBCH1H/L) . . . . . . . . 304
19-1 PIT Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .306
19-2 PIT I/O Register Summary . . . . . . . . . . . . . . . . . . . . . . . . . . . 307
19-3 PIT Status and Control Register (PSC) . . . . . . . . . . . . . . . . . 310
19-4 PIT Counter Registers (PCNTH–PCNTL). . . . . . . . . . . . . . . . 312
19-5 PIT Counter Modulo Registers (PMODH–PMODL) . . . . . . . . 313
20-1 Port A data register (PTA) . . . . . . . . . . . . . . . . . . . . . . . . . . . 317
20-2 Data Direction Register A (DDRA). . . . . . . . . . . . . . . . . . . . . 318
20-3 Port A I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 318
20-4 Port B Data Register (PTB) . . . . . . . . . . . . . . . . . . . . . . . . . .320
20-5 Data Direction Register B (DDRB) . . . . . . . . . . . . . . . . . . . . . 321
20-6 Port B I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 321
20-7 Port C Data Register (PTC) . . . . . . . . . . . . . . . . . . . . . . . . . .323
20-8 Data Direction Register C (DDRC) . . . . . . . . . . . . . . . . . . . . . 324
20-9 Port C I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 325
20-10 Port D Data Register (PTD) . . . . . . . . . . . . . . . . . . . . . . . . . .326
20-11 Data Direction Register D (DDRD) . . . . . . . . . . . . . . . . . . . . . 327
20-12 Port D I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 328
20-13 Port E Data Register (PTE) . . . . . . . . . . . . . . . . . . . . . . . . . .329
20-14 Data Direction Register E (DDRE) . . . . . . . . . . . . . . . . . . . . . 332
20-15 Port E I/O Circuit. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 332
20-16 Port F Data Register (PTF). . . . . . . . . . . . . . . . . . . . . . . . . . . 334
20-17 Data Direction Register F (DDRF) . . . . . . . . . . . . . . . . . . . . . 335
20-18 Port F I/O Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 336
20-19 Port G Data Register (PTG) . . . . . . . . . . . . . . . . . . . . . . . . . .337
20-20 Data Direction Register G (DDRG). . . . . . . . . . . . . . . . . . . . . 338
20-21 Port G I/O Circuit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 338
20-22 Port H Data Register (PTH) . . . . . . . . . . . . . . . . . . . . . . . . . .340
20-23 Data Direction Register H (DDRH) . . . . . . . . . . . . . . . . . . . . . 341
List of Figures
MC68HC08AZ60A — Rev 0.0
MOTOROLA