English
Language : 

XC3S100E Datasheet, PDF (186/193 Pages) Xilinx, Inc – DC and Switching Characteristics
R
Table 31: FG484 Package Pinout
Bank
XC3S1600E
Pin Name
1
IP/VREF_1
1
VCCO_1
1
VCCO_1
1
VCCO_1
1
VCCO_1
1
VCCO_1
1
VCCO_1
1
VCCO_1
2
IO
2
IO
2
IO
2
IO
2
IO
2
IO
2
IO
2
IO
2
IO/D5
2
IO/M1
2
IO/VREF_2
2
IO/VREF_2
2
IO_L01N_2/INIT_B
2
IO_L01P_2/CSO_B
2
IO_L03N_2/MOSI/CSI_B
2
IO_L03P_2/DOUT/BUSY
2
IO_L04N_2
2
IO_L04P_2
2
IO_L06N_2
2
IO_L06P_2
2
IO_L07N_2
2
IO_L07P_2
2
IO_L09N_2/VREF_2
2
IO_L09P_2
2
IO_L10N_2
2
IO_L10P_2
2
IO_L11N_2
FG484
Ball
L17
E21
H18
K21
L16
P21
R17
V21
Y8
Y9
AA10
AB5
AB13
AB14
AB16
AB18
AB11
AA12
AB4
AB21
AB3
AA3
Y5
W5
W6
V6
W7
Y7
U7
V7
V8
W8
T8
U8
AB8
Type
VREF
VCCO
VCCO
VCCO
VCCO
VCCO
VCCO
VCCO
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
DUAL
DUAL
VREF
VREF
DUAL
DUAL
DUAL
DUAL
I/O
I/O
I/O
I/O
I/O
I/O
VREF
I/O
I/O
I/O
I/O
Pinout Descriptions
Table 31: FG484 Package Pinout
Bank
XC3S1600E
Pin Name
2
IO_L11P_2
2
IO_L12N_2
2
IO_L12P_2
2
IO_L13N_2/VREF_2
2
IO_L13P_2
2
IO_L14N_2
2
IO_L14P_2
2
IO_L16N_2
2
IO_L16P_2
2
IO_L17N_2
2
IO_L17P_2
2
IO_L19N_2/D6/GCLK13
2
IO_L19P_2/D7/GCLK12
2
IO_L20N_2/D3/GCLK15
2
IO_L20P_2/D4/GCLK14
2
IO_L22N_2/D1/GCLK3
2
IO_L22P_2/D2/GCLK2
2
IO_L23N_2/DIN/D0
2
IO_L23P_2/M0
2
IO_L25N_2
2
IO_L25P_2
2
IO_L26N_2/VREF_2
2
IO_L26P_2
2
IO_L27N_2
2
IO_L27P_2
2
IO_L28N_2
2
IO_L28P_2
2
IO_L29N_2
2
IO_L29P_2
2
IO_L30N_2
2
IO_L30P_2
FG484
Ball
AA8
W9
V9
R9
T9
AB9
AB10
U10
T10
R10
P10
U11
V11
T11
R11
W12
Y12
U12
V12
Y13
W13
U14
U13
T14
R14
Y14
AA14
W14
V14
AB15
AA15
Type
I/O
I/O
I/O
VREF
I/O
I/O
I/O
I/O
I/O
I/O
I/O
DUAL/
GCLK
DUAL/
GCLK
DUAL/
GCLK
DUAL/
GCLK
DUAL/
GCLK
DUAL/
GCLK
DUAL
DUAL
I/O
I/O
VREF
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
DS312-4 (v1.1) March 21, 2005
www.xilinx.com
65
Advance Product Specification