English
Language : 

XC3S100E Datasheet, PDF (137/193 Pages) Xilinx, Inc – DC and Switching Characteristics
Pinout Descriptions
Table 12: TQ144 Package Pinout (Continued)
Bank
XC3S100E Pin Name
XC3S250E Pin Name
2
IO_L01N_2/INIT_B
IO_L01N_2/INIT_B
2
IO_L01P_2/CSO_B
IO_L01P_2/CSO_B
2
IO_L02N_2/MOSI/CSI_B
IO_L02N_2/MOSI/CSI_B
2
IO_L02P_2/DOUT/BUSY
IO_L02P_2/DOUT/BUSY
2
IO_L04N_2/D6/GCLK13
IO_L04N_2/D6/GCLK13
2
IO_L04P_2/D7/GCLK12
IO_L04P_2/D7/GCLK12
2
IO_L05N_2/D3/GCLK15
IO_L05N_2/D3/GCLK15
2
IO_L05P_2/D4/GCLK14
IO_L05P_2/D4/GCLK14
2
IO_L07N_2/D1/GCLK3
IO_L07N_2/D1/GCLK3
2
IO_L07P_2/D2/GCLK2
IO_L07P_2/D2/GCLK2
2
IO_L08N_2/DIN/D0
IO_L08N_2/DIN/D0
2
IO_L08P_2/M0
IO_L08P_2/M0
2
IO_L09N_2/VS1/A18
IO_L09N_2/VS1/A18
2
IO_L09P_2/VS2/A19
IO_L09P_2/VS2/A19
2
IO_L10N_2/CCLK
IO_L10N_2/CCLK
2
IO_L10P_2/VS0/A17
IO_L10P_2/VS0/A17
2
IP
IP
2
IP
IP
2
IP
IP
2
IP_L03N_2/VREF_2
IP_L03N_2/VREF_2
2
IP_L03P_2
IP_L03P_2
2
IP_L06N_2/M2/GCLK1
IP_L06N_2/M2/GCLK1
2
IP_L06P_2/RDWR_B/GCLK0
IP_L06P_2/RDWR_B/GCLK0
2
VCCO_2
VCCO_2
2
VCCO_2
VCCO_2
2
VCCO_2
VCCO_2
3
IP/VREF_3
IO/VREF_3
3
IO_L01N_3
3
IO_L01P_3
3
IO_L02N_3/VREF_3
3
IO_L02P_3
3
IO_L03N_3
3
IO_L03P_3
3
IO_L04N_3/LHCLK1
3
IO_L04P_3/LHCLK0
IO_L01N_3
IO_L01P_3
IO_L02N_3/VREF_3
IO_L02P_3
IO_L03N_3
IO_L03P_3
IO_L04N_3/LHCLK1
IO_L04P_3/LHCLK0
16
www.xilinx.com
R
TQ144 Pin
P40
P39
P44
P43
P51
P50
P54
P53
P59
P58
P63
P62
P68
P67
P71
P70
P38
P41
P69
P48
P47
P57
P56
P42
P49
P64
P31
P3
P2
P5
P4
P8
P7
P15
P14
Type
DUAL
DUAL
DUAL
DUAL
DUAL/GCLK
DUAL/GCLK
DUAL/GCLK
DUAL/GCLK
DUAL/GCLK
DUAL/GCLK
DUAL
DUAL
DUAL
DUAL
DUAL
DUAL
INPUT
INPUT
INPUT
VREF
INPUT
DUAL/GCLK
DUAL/GCLK
VCCO
VCCO
VCCO
100E: VREF(INPUT)
250E: VREF(I/O)
I/O
I/O
VREF
I/O
I/O
I/O
LHCLK
LHCLK
DS312-4 (v1.1) March 21, 2005
Advance Product Specification