English
Language : 

XC3S100E Datasheet, PDF (175/193 Pages) Xilinx, Inc – DC and Switching Characteristics
Pinout Descriptions
R
Table 29: FG400 Package Pinout
Bank
XC3S1200E
XC3S1600E
Pin Name
0
IP
0
IP
0
IP_L02N_0
0
IP_L02P_0
0
IP_L05N_0
0
IP_L05P_0
0
IP_L08N_0
0
IP_L08P_0
0
IP_L10N_0
0
IP_L10P_0
0
IP_L13N_0
0
IP_L13P_0
0
IP_L16N_0/GCLK9
0
IP_L16P_0/GCLK8
0
IP_L19N_0
0
IP_L19P_0
0
IP_L22N_0
0
IP_L22P_0
0
IP_L25N_0
0
IP_L25P_0
0
IP_L28N_0
0
IP_L28P_0
0
VCCO_0
0
VCCO_0
0
VCCO_0
0
VCCO_0
0
VCCO_0
0
VCCO_0
1
IO_L01N_1/A15
1
IO_L01P_1/A16
1
IO_L02N_1/A13
1
IO_L02P_1/A14
1
IO_L03N_1/VREF_1
1
IO_L03P_1
FG400
Ball
B18
E5
C16
D16
D15
C15
E14
E15
G14
G13
B11
B12
G10
H10
G9
G8
C8
D8
E6
E7
A4
A5
B4
B10
B16
D7
D13
F10
U18
U17
T18
T17
V19
U19
Type
INPUT
INPUT
INPUT
INPUT
INPUT
INPUT
INPUT
INPUT
INPUT
INPUT
INPUT
INPUT
GCLK
GCLK
INPUT
INPUT
INPUT
INPUT
INPUT
INPUT
INPUT
INPUT
VCCO
VCCO
VCCO
VCCO
VCCO
VCCO
DUAL
DUAL
DUAL
DUAL
VREF
I/O
Table 29: FG400 Package Pinout
Bank
XC3S1200E
XC3S1600E
Pin Name
1
IO_L04N_1
1
IO_L04P_1
1
IO_L05N_1
1
IO_L05P_1
1
IO_L06N_1
1
IO_L06P_1
1
IO_L07N_1
1
IO_L07P_1
1
IO_L08N_1/VREF_1
1
IO_L08P_1
1
IO_L09N_1
1
IO_L09P_1
1
IO_L10N_1
1
IO_L10P_1
1
IO_L11N_1
1
IO_L11P_1
1
IO_L12N_1/A11
1
IO_L12P_1/A12
1
IO_L13N_1/VREF_1
1
IO_L13P_1
1
IO_L14N_1/A9/RHCLK1
1
IO_L14P_1/A10/RHCLK0
1
IO_L15N_1/A7/RHCLK3/
TRDY1
1
IO_L15P_1/A8/RHCLK2
1
IO_L16N_1/A5/RHCLK5
1
IO_L16P_1/A6/RHCLK4/
IRDY1
1
IO_L17N_1/A3/RHCLK7
1
IO_L17P_1/A4/RHCLK6
1
IO_L18N_1/A1
1
IO_L18P_1/A2
FG400
Ball
W20
V20
R18
R17
T20
U20
P18
P17
P20
R20
P16
N16
N19
N18
N15
M15
M18
M17
L19
M19
L16
M16
L14
L15
K14
K13
J20
K20
K16
J16
Type
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
VREF
I/O
I/O
I/O
I/O
I/O
I/O
I/O
DUAL
DUAL
VREF
I/O
RHCLK/
DUAL
RHCLK/
DUAL
RHCLK/
DUAL
RHCLK/
DUAL
RHCLK/
DUAL
RHCLK/
DUAL
RHCLK/
DUAL
RHCLK/
DUAL
DUAL
DUAL
54
www.xilinx.com
DS312-4 (v1.1) March 21, 2005
Advance Product Specification