English
Language : 

XC3S100E Datasheet, PDF (136/193 Pages) Xilinx, Inc – DC and Switching Characteristics
R
Table 12: TQ144 Package Pinout (Continued)
Bank
XC3S100E Pin Name
XC3S250E Pin Name
0
VCCO_0
VCCO_0
0
VCCO_0
VCCO_0
1
IO/A0
IO/A0
1
IO/VREF_1
IO/VREF_1
1
IO_L01N_1/A15
IO_L01N_1/A15
1
IO_L01P_1/A16
IO_L01P_1/A16
1
IO_L02N_1/A13
IO_L02N_1/A13
1
IO_L02P_1/A14
IO_L02P_1/A14
1
IO_L03N_1/A11
IO_L03N_1/A11
1
IO_L03P_1/A12
IO_L03P_1/A12
1
IO_L04N_1/A9/RHCLK1
IO_L04N_1/A9/RHCLK1
1
IO_L04P_1/A10/RHCLK0
IO_L04P_1/A10/RHCLK0
1
IO_L05N_1/A7/RHCLK3/TRDY1
IO_L05N_1/A7/RHCLK3
1
IO_L05P_1/A8/RHCLK2
IO_L05P_1/A8/RHCLK2
1
IO_L06N_1/A5/RHCLK5
IO_L06N_1/A5/RHCLK5
1
IO_L06P_1/A6/RHCLK4/IRDY1
IO_L06P_1/A6/RHCLK4
1
IO_L07N_1/A3/RHCLK7
IO_L07N_1/A3/RHCLK7
1
IO_L07P_1/A4/RHCLK6
IO_L07P_1/A4/RHCLK6
1
IO_L08N_1/A1
IO_L08N_1/A1
1
IO_L08P_1/A2
IO_L08P_1/A2
1
IO_L09N_1/LDC0
IO_L09N_1/LDC0
1
IO_L09P_1/HDC
IO_L09P_1/HDC
1
IO_L10N_1/LDC2
IO_L10N_1/LDC2
1
IO_L10P_1/LDC1
IO_L10P_1/LDC1
1
IP
IP
1
IP
IP
1
IP
IP
1
IP
IP
1
IP
IP
1
IP/VREF_1
IP/VREF_1
1
VCCO_1
VCCO_1
1
VCCO_1
VCCO_1
2
IO/D5
IO/D5
2
IO/M1
IO/M1
2
IP/VREF_2
IO/VREF_2
DS312-4 (v1.1) March 21, 2005
Advance Product Specification
www.xilinx.com
Pinout Descriptions
TQ144 Pin
P121
P138
P98
P83
P75
P74
P77
P76
P82
P81
P86
P85
P88
P87
P92
P91
P94
P93
P97
P96
P104
P103
P106
P105
P78
P84
P89
P101
P107
P95
P79
P100
P52
P60
P66
Type
VCCO
VCCO
DUAL
VREF
DUAL
DUAL
DUAL
DUAL
DUAL
DUAL
RHCLK/DUAL
RHCLK/DUAL
RHCLK/DUAL
RHCLK/DUAL
RHCLK/DUAL
RHCLK/DUAL
RHCLK/DUAL
RHCLK/DUAL
DUAL
DUAL
DUAL
DUAL
DUAL
DUAL
INPUT
INPUT
INPUT
INPUT
INPUT
VREF
VCCO
VCCO
DUAL
DUAL
100E: VREF(INPUT)
250E: VREF(I/O)
15