English
Language : 

XC3S100E Datasheet, PDF (165/193 Pages) Xilinx, Inc – DC and Switching Characteristics
Pinout Descriptions
R
Table 24: FG320 Package Pinout (Continued)
Bank
2
XC3S500E Pin Name
IP
XC3S1200E Pin Name
IO
XC3S1600E Pin Name
IO
2
N.C. ( )
IO
IO
2
IO/D5
IO/D5
IO/D5
2
IO/M1
IO/M1
IO/M1
2
IO/VREF_2
IO/VREF_2
IO/VREF_2
2
IO/VREF_2
IO/VREF_2
IO/VREF_2
2
IO_L01N_2/INIT_B
IO_L01N_2/INIT_B
IO_L01N_2/INIT_B
2
IO_L01P_2/CSO_B
IO_L01P_2/CSO_B
IO_L01P_2/CSO_B
2
IO_L03N_2/MOSI/CSI_B
IO_L03N_2/MOSI/CSI_B IO_L03N_2/MOSI/CSI_B
2
IO_L03P_2/DOUT/BUSY
IO_L03P_2/DOUT/BUSY IO_L03P_2/DOUT/BUSY
2
IO_L04N_2
IO_L04N_2
IO_L04N_2
2
IO_L04P_2
IO_L04P_2
IO_L04P_2
2
IO_L05N_2
IO_L05N_2
IO_L05N_2
2
IO_L05P_2
IO_L05P_2
IO_L05P_2
2
N.C. ( )
IO_L06N_2/VREF_2
IO_L06N_2/VREF_2
2
N.C. ( )
IO_L06P_2
IO_L06P_2
2
IO_L07N_2
2
IO_L07P_2
2
IO_L09N_2
2
IO_L09P_2
2
IO_L10N_2
2
IO_L10P_2
2
IO_L12N_2/D6/GCLK13
2
IO_L12P_2/D7/GCLK12
2
IO_L13N_2/D3/GCLK15
2
IO_L13P_2/D4/GCLK14
2
IO_L15N_2/D1/GCLK3
2
IO_L15P_2/D2/GCLK2
2
IO_L16N_2/DIN/D0
IO_L07N_2
IO_L07P_2
IO_L09N_2
IO_L09P_2
IO_L10N_2
IO_L10P_2
IO_L12N_2/D6/GCLK13
IO_L12P_2/D7/GCLK12
IO_L13N_2/D3/GCLK15
IO_L13P_2/D4/GCLK14
IO_L15N_2/D1/GCLK3
IO_L15P_2/D2/GCLK2
IO_L16N_2/DIN/D0
IO_L07N_2
IO_L07P_2
IO_L09N_2
IO_L09P_2
IO_L10N_2
IO_L10P_2
IO_L12N_2/D6/GCLK13
IO_L12P_2/D7/GCLK12
IO_L13N_2/D3/GCLK15
IO_L13P_2/D4/GCLK14
IO_L15N_2/D1/GCLK3
IO_L15P_2/D2/GCLK2
IO_L16N_2/DIN/D0
FG320
Ball
U13
V7
R9
V11
T15
U5
T3
U3
T4
U4
T5
R5
P6
R6
V6
V5
P7
N7
N8
P8
T8
R8
M9
N9
V9
U9
P10
R10
N10
Type
500E: INPUT
1200E: I/O
1600E: I/O
500E: N.C.
1200E: I/O
1600E: I/O
DUAL
DUAL
VREF
VREF
DUAL
DUAL
DUAL
DUAL
I/O
I/O
I/O
I/O
500E: N.C.
1200E: VREF
1600E: VREF
500E: N.C.
1200E: I/O
1600E: I/O
I/O
I/O
I/O
I/O
I/O
I/O
DUAL/GCLK
DUAL/GCLK
DUAL/GCLK
DUAL/GCLK
DUAL/GCLK
DUAL/GCLK
DUAL
44
www.xilinx.com
DS312-4 (v1.1) March 21, 2005
Advance Product Specification