English
Language : 

UPD78F9500MA-CAC-A Datasheet, PDF (44/342 Pages) Renesas Technology Corp – 8-Bit Single-Chip Microcontrollers
CHAPTER 3 CPU ARCHITECTURE
Table 3-3. Special Function Registers (2/3)
Address Symbol
Bit No.
R/W
Number of Bits
After
Manipulated
Reset
Simultaneously
7
6
5
4
3
2
1
0
1
8
16
FF50H LVIM
<LVI
0
0
0
0
0
<LVI <LVI R/W
√
√
− 00H
209
ON>
MD> F>
Note 1
FF51H LVIS
0
0
0
0 LVIS3 LVIS2 LVIS1 LVIS0
−
√
− 00H
210
Note 1
FF52H,
−
FF53H
−
−
−
−
−
−
−
−
−
−
−
−
−
−
FF54H RESF
0
0
0
WDT
0
0
0 LVIRF R
−
√
− 00H
203
Note 2
RF
FF55H to
−
FF57H
−
−
−
−
−
−
−
−
−
−
−
−
−
−
FF58H LSRCM
0
0
0
0
0
0
0
<LSR R/W
√
√
− 00H
77
STOP>
FF59H to
−
FF5FH
−
−
−
−
−
−
−
−
−
−
−
−
−
−
FF60H TMC00
0
0
0
0
TMC TMC TMC <OVF R/W
√
√
− 00H
95
Note 3
003 002 001 00>
FF61H PRM00 ES110 ES100 ES010 ES000 0
Note 3
0
PRM PRM
001 000
√
√
− 00H
99
FF62H CRC00
0
0
0
0
0
CRC CRC CRC
Note 3
002 001 000
√
√
− 00H
97
FF63H TOC00
Note 3
0 <OSPT <OSPE TOC <LVS <LVR TOC <TOE
00> 00> 004 00> 00> 001 00>
√
√
− 00H
98
FF64H to
−
FF6FH
−
−
−
−
−
−
−
−
−
−
−
−
−
−
FF70H TMHMD <TMH CKS12 CKS11 CKS10 TMMD TMMD <TOLE <TOEN R/W
√
√
− 00H
134
1
E1>
11
10
V1>
1>
FF71H to
−
FF7FH
−
−
−
−
−
−
−
−
−
−
−
−
−
−
FF80H ADM <ADCS> 0
FR2 FR1 FR0
0
Note 3
0 <ADCE> R/W
√
√
− 00H
161
FF81H ADS
Note 3
0
0
0
0
0
0
ADS1 ADS0
√
√
− 00H
164
FF82H,
−
−
−
−
−
−
−
−
−
−
−
−
−
−
−
FF83H
FF84H PMC2
0
0
0
0 PMC23 PMC22 PMC21 PMC20 R/W √
√
− 00H 68, 100,
Note 3
136, 165
FF85H to
−
FF9FH
−
−
−
−
−
−
−
−
−
−
−
−
−
−
Notes 1. Retained only after a reset by LVI.
2. Varies depending on the reset cause.
<R>
3. μPD78F920x only
Remark For a bit name enclosed in angle brackets (<>), the bit name is defined as a reserved word in the RA78K0S,
and is defined as an sfr variable using the #pragma sfr directive in the CC78K0S.
42
User’s Manual U18172EJ3V0UD