English
Language : 

MC68HC908GT16 Datasheet, PDF (27/412 Pages) Motorola, Inc – Microcontrollers
List of Figures
Figure
Title
Page
19-12 Interrupt Status Register 1 (INT1). . . . . . . . . . . . . . . . . . . . . . 311
19-13 Interrupt Status Register 2 (INT2). . . . . . . . . . . . . . . . . . . . . . 311
19-14 Interrupt Status Register 3 (INT3). . . . . . . . . . . . . . . . . . . . . . 312
19-15 Wait Mode Entry Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 314
19-16 Wait Recovery from Interrupt or Break . . . . . . . . . . . . . . . . . . 314
19-17 Wait Recovery from Internal Reset. . . . . . . . . . . . . . . . . . . . . 314
19-18 Stop Mode Entry Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 315
19-19 Stop Mode Recovery from Interrupt or Break . . . . . . . . . . . . . 316
19-20 SIM Break Status Register (SBSR) . . . . . . . . . . . . . . . . . . . . 316
19-21 SIM Reset Status Register (SRSR) . . . . . . . . . . . . . . . . . . . . 318
19-22 SIM Break Flag Control Register (SBFCR) . . . . . . . . . . . . . . 319
20-1 SPI I/O Register Summary . . . . . . . . . . . . . . . . . . . . . . . . . . . 323
20-2 SPI Module Block Diagram. . . . . . . . . . . . . . . . . . . . . . . . . . . 324
20-3 Full-Duplex Master-Slave Connections . . . . . . . . . . . . . . . . . 325
20-4 Transmission Format (CPHA = 0) . . . . . . . . . . . . . . . . . . . . . 328
20-5 CPHA/SS Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 329
20-6 Transmission Format (CPHA = 1) . . . . . . . . . . . . . . . . . . . . . 330
20-7 Transmission Start Delay (Master) . . . . . . . . . . . . . . . . . . . . . 331
20-8 SPRF/SPTE CPU Interrupt Timing . . . . . . . . . . . . . . . . . . . . . 332
20-9 Missed Read of Overflow Condition . . . . . . . . . . . . . . . . . . . . 334
20-10 Clearing SPRF When OVRF Interrupt Is Not Enabled . . . . . . 335
20-11 SPI Interrupt Request Generation . . . . . . . . . . . . . . . . . . . . . 338
20-12 CPHA/SS Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 343
20-13 SPI Control Register (SPCR) . . . . . . . . . . . . . . . . . . . . . . . . . 345
20-14 SPI Status and Control Register (SPSCR) . . . . . . . . . . . . . . . 347
20-15 SPI Data Register (SPDR) . . . . . . . . . . . . . . . . . . . . . . . . . . . 350
21-1 Timebase Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . 352
21-2 Timebase Control Register (TBCR) . . . . . . . . . . . . . . . . . . . . 353
22-1 TIM Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .358
22-2 TIM I/O Register Summary . . . . . . . . . . . . . . . . . . . . . . . . . . . 360
22-3 PWM Period and Pulse Width . . . . . . . . . . . . . . . . . . . . . . . . 365
22-4 TIM Status and Control Register (TSC) . . . . . . . . . . . . . . . . . 371
22-5 TIM Counter Registers High (TCNTH) . . . . . . . . . . . . . . . . . .374
22-6 TIM Counter Registers Low (TCNTL) . . . . . . . . . . . . . . . . . . .374
22-7 TIM Counter Modulo Register High (TMODH) . . . . . . . . . . . . 375
MC68HC908GT16 • MC68HC908GT8 — Rev. 2
MOTOROLA
List of Figures
Technical Data
27