English
Language : 

MC68HC08BD24 Datasheet, PDF (169/244 Pages) Motorola, Inc – HCMOS Microcontroller Unit
Technical Data — MC68HC08BD24
Section 14. Sync Processor
14.1 Contents
14.2 Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 170
14.3 Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 170
14.4 I/O Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 171
14.5 Functional Blocks . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 173
14.5.1 Polarity Detection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 174
14.5.1.1 Hsync Polarity Detection . . . . . . . . . . . . . . . . . . . . . . . . 174
14.5.1.2 Vsync Polarity Detection . . . . . . . . . . . . . . . . . . . . . . . . 174
14.5.1.3 Composite Sync Polarity Detection . . . . . . . . . . . . . . . . 174
14.5.2 Sync Signal Counters. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 175
14.5.3 Polarity Controlled HSYNCO and VSYNCO Outputs. . . . . 175
14.5.4 Clamp Pulse Output . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 176
14.5.5 Low Vertical Frequency Detect . . . . . . . . . . . . . . . . . . . . . 177
14.6 Registers. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .177
14.6.1 Sync Processor Control & Status Register (SPCSR). . . . . 177
14.6.2 Sync Processor Input/Output Control Register (SPIOCR) . 179
14.6.3 Vertical Frequency Registers (VFRs). . . . . . . . . . . . . . . . . 181
14.6.4 Hsync Frequency Registers (HFRs). . . . . . . . . . . . . . . . . . 183
14.6.5 Sync Processor Control Register 1 (SPCR1). . . . . . . . . . . 185
14.6.6 H&V Sync Output Control Register (HVOCR) . . . . . . . . . . 186
14.7 System Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .187
MC68HC08BD24 — Rev. 1.1
Freescale Semiconductor
Technical Data
169