English
Language : 

MC68HC08BD24 Datasheet, PDF (10/244 Pages) Motorola, Inc – HCMOS Microcontroller Unit
12.4.2
12.4.3
12.4.4
12.4.5
Voltage Conversion . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .146
Conversion Time . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 146
Continuous Conversion . . . . . . . . . . . . . . . . . . . . . . . . . . . 146
Accuracy and Precision . . . . . . . . . . . . . . . . . . . . . . . . . . . 147
12.5 Interrupts. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .147
12.6 Low-Power Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 147
12.6.1 Wait Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .147
12.6.2 Stop Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .147
12.7 I/O Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 147
12.7.1 ADC Voltage In (ADCVIN) . . . . . . . . . . . . . . . . . . . . . . . . . 148
12.8 I/O Registers. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 148
12.8.1 ADC Status and Control Register. . . . . . . . . . . . . . . . . . . .148
12.8.2 ADC Data Register. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 150
12.8.3 ADC Input Clock Register . . . . . . . . . . . . . . . . . . . . . . . . . 151
Section 13. DDC12AB Interface
13.1 Contents . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .153
13.2 Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 153
13.3 Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 154
13.4 I/O Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 154
13.5 DDC Protocols . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 156
13.6 Registers. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .156
13.6.1 DDC Address Register (DADR) . . . . . . . . . . . . . . . . . . . . . 156
13.6.2 DDC2 Address Register (D2ADR) . . . . . . . . . . . . . . . . . . . 157
13.6.3 DDC Control Register (DCR) . . . . . . . . . . . . . . . . . . . . . . . 158
13.6.4 DDC Master Control Register (DMCR) . . . . . . . . . . . . . . . 159
13.6.5 DDC Status Register (DSR) . . . . . . . . . . . . . . . . . . . . . . . . 162
13.6.6 DDC Data Transmit Register (DDTR) . . . . . . . . . . . . . . . . 164
13.6.7 DDC Data Receive Register (DDRR) . . . . . . . . . . . . . . . . . 165
13.7 Programming Considerations . . . . . . . . . . . . . . . . . . . . . . . . . 166
Technical Data
10
MC68HC08BD24 — Rev. 1.1
Freescale Semiconductor