English
Language : 

MC68HC08BD24 Datasheet, PDF (15/244 Pages) Motorola, Inc – HCMOS Microcontroller Unit
Technical Data — MC68HC08BD24
List of Figures
Figure
Title
Page
1-1 MCU Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
1-2 44-Pin QFP Pin Assignments . . . . . . . . . . . . . . . . . . . . . . . . . . 25
1-3 42-Pin SDIP Pin Assignments . . . . . . . . . . . . . . . . . . . . . . . . . 26
2-1 Memory Map. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
2-2 Control, Status, and Data Registers . . . . . . . . . . . . . . . . . . . . .35
5-1 Configuration Register 0 (CONFIG0) . . . . . . . . . . . . . . . . . . . . 54
5-2 Configuration Register 1 (CONFIG1) . . . . . . . . . . . . . . . . . . . . 55
6-1 CPU Registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59
6-2 Accumulator (A) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59
6-3 Index Register (H:X) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60
6-4 Stack Pointer (SP) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
6-5 Program Counter (PC) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .61
6-6 Condition Code Register (CCR) . . . . . . . . . . . . . . . . . . . . . . . . 62
7-1
7-2
7-3
7-4
7-5
7-6
7-7
7-8
7-9
7-10
7-11
7-12
7-13
SIM Block Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 79
OSC Clock Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 81
External Reset Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .83
Internal Reset Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 83
Sources of Internal Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 84
POR Recovery . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 85
Interrupt Entry . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 88
Interrupt Recovery . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 88
Interrupt Processing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 89
Interrupt Recognition Example . . . . . . . . . . . . . . . . . . . . . . . . . 90
Interrupt Status Register 1 (INT1). . . . . . . . . . . . . . . . . . . . . . . 93
Interrupt Status Register 2 (INT2). . . . . . . . . . . . . . . . . . . . . . . 93
Wait Mode Entry Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 95
MC68HC08BD24 — Rev. 1.1
Freescale Semiconductor
Technical Data
15