English
Language : 

C509-L_97 Datasheet, PDF (287/290 Pages) Siemens Semiconductor Group – 8-Bit CMOS Microcontroller
Index
C509-L
External memory
Bootstrap mode . . . . . . . . . . . . . . . . . 3-7
Chipmode control signals . . . . . . . . 3-14
Chipmode selection . . . . . . . . 3-12, 3-15
General interface . . . . . . . . . . . . . . . . 3-4
Normal mode . . . . . . . . . . . . . . . . . . . 3-5
Programming mode . . . . . . . . . . . . . . 3-8
Software unlock sequence . . . . . . . 3-13
XRAM mode . . . . . . . . . . . . . . . . . . . 3-6
F
F0 . . . . . . . . . . . . . . . . . . . . . . . . 2-4, 3-25
F1 . . . . . . . . . . . . . . . . . . . . . . . . 2-4, 3-25
Fast power-on reset . . . . . . . . . . . . . . . 5-4
Features . . . . . . . . . . . . . . . . . . . . . . . . 1-2
Functional unita . . . . . . . . . . . . . . . . . . . 1-1
Fundamental structure . . . . . . . . . . . . . 2-1
G
GATE . . . . . . . . . . . . . . . . . . . . 3-23, 6-21
General purpose registers . . . . . . . . . . 3-2
GF0 . . . . . . . . . . . . . . . . . . . . . . . 3-23, 9-3
GF1 . . . . . . . . . . . . . . . . . . . . . . . 3-23, 9-3
I
I/O ports . . . . . . . . . . . . . . . . . . 6-1 to 6-18
I2FR . . . . . . . . . . . . . . . . . . . . . 3-25, 7-13
I3FR . . . . . . . . . . . . . . . . . . . . . 3-25, 7-13
IADC . . . . . . . . . . . . . . . . 3-24, 6-110, 7-14
ICC10 . . . . . . . . . . . . . . . . 3-24, 6-74, 7-15
ICC11 . . . . . . . . . . . . . . . . 3-24, 6-74, 7-15
ICC12 . . . . . . . . . . . . . . . . 3-24, 6-74, 7-15
ICC13 . . . . . . . . . . . . . . . . 3-24, 6-74, 7-15
ICC14 . . . . . . . . . . . . . . . . 3-24, 6-74, 7-15
ICC15 . . . . . . . . . . . . . . . . 3-24, 6-74, 7-15
ICC16 . . . . . . . . . . . . . . . . 3-24, 6-74, 7-15
ICC17 . . . . . . . . . . . . . . . . 3-24, 6-74, 7-15
ICMP0 . . . . . . . . . . . . . . . . 3-25, 6-74, 7-15
ICMP1 . . . . . . . . . . . . . . . . 3-25, 6-74, 7-15
ICMP2 . . . . . . . . . . . . . . . . 3-25, 6-74, 7-15
ICMP3 . . . . . . . . . . . . . . . . 3-25, 6-74, 7-15
ICMP4 . . . . . . . . . . . . . . . . 3-25, 6-74, 7-15
ICMP5 . . . . . . . . . . . . . . . . 3-25, 6-74, 7-15
ICMP6 . . . . . . . . . . . . . . . . 3-25, 6-74, 7-15
ICMP7 . . . . . . . . . . . . . . . . 3-25, 6-74, 7-15
ICR . . . . . . . . . . . . . . . . . . 3-26, 6-39, 7-16
ICS . . . . . . . . . . . . . . . . . . 3-26, 6-39, 7-16
IDLE . . . . . . . . . . . . . . . . . . . . . . 3-23, 9-3
Idle mode . . . . . . . . . . . . . . . . . . 9-4 to 9-5
IDLS . . . . . . . . . . . . . . . . . . . . . . 3-23, 9-3
IE0 . . . . . . . . . . . . . . . . . . . . . . 3-23, 7-11
IE1 . . . . . . . . . . . . . . . . . . . . . . 3-23, 7-11
IEN0 3-19, 3-21, 3-24, 6-20, 6-33, 7-6, 8-3
IEN1 3-19, 3-21, 3-24, 6-33, 6-110, 7-7, 8-3
IEN2 . . . . . . . . . . . . . 3-19, 3-23, 6-73, 7-8
IEN3 . . . . . . . . . . . . . 3-19, 3-24, 6-73, 7-9
IEX2 . . . . . . . . . . . . . . . . . . . . . 3-24, 7-14
IEX3 . . . . . . . . . . . . . . . . . . . . . 3-24, 7-14
IEX4 . . . . . . . . . . . . . . . . . . . . . 3-24, 7-14
IEX5 . . . . . . . . . . . . . . . . . . . . . 3-24, 7-14
IEX6 . . . . . . . . . . . . . . . . . . . . . 3-24, 7-14
INT0 . . . . . . . . . . . . . . . . . . . . . 3-24, 7-21
INT1 . . . . . . . . . . . . . . . . . . . . . 3-24, 7-21
INT2 . . . . . . . . . . . . . . . . . . . . . 3-23, 7-21
INT3 . . . . . . . . . . . . . . . . . . . . . 3-23, 7-21
INT4 . . . . . . . . . . . . . . . . . . . . . 3-23, 7-21
INT5 . . . . . . . . . . . . . . . . . . . . . 3-23, 7-21
INT6 . . . . . . . . . . . . . . . . . . . . . 3-23, 7-21
Interrupts . . . . . . . . . . . . . . . . . . . . . . . 7-1
Block diagram . . . . . . . . . . . . . 7-2 to 7-5
Enable registers . . . . . . . . . . . 7-6 to 7-9
External interrupts . . . . . . . . . . . . . . 7-21
Handling procedure . . . . . . . . . . . . 7-19
Priority registers . . . . . . . . . . . . . . . 7-10
Priority within level structure 7-17 to 7-18
Request flags . . . . . . . . . . . 7-11 to 7-16
Response time . . . . . . . . . . . . . . . . 7-22
Sources and vector addresses . . . . 7-20
IP0 . . . . . . 3-19, 3-21, 3-24, 7-10, 8-3, 8-6
IP1 . . . . . 3-17, 3-19, 3-21, 3-24, 6-4, 7-10
IRCON0 . . . . 3-19, 3-24, 6-33, 6-110, 7-14
IRCON1 . . . . . . . . . 3-19, 3-25, 6-74, 7-15
IRCON2 . . . . . . . . . 3-19, 3-24, 6-74, 7-15
IT0 . . . . . . . . . . . . . . . . . . . . . . 3-23, 7-11
IT1 . . . . . . . . . . . . . . . . . . . . . . 3-23, 7-11
L
Logic symbol . . . . . . . . . . . . . . . . . . . . 1-3
M
M0 . . . . . . . . . . . . . . . . . . . . . . 3-23, 6-21
M1 . . . . . . . . . . . . . . . . . . . . . . 3-23, 6-21
MD0 . . . . . . . . . . . . . . . . . 3-22, 3-26, 6-75
MD1 . . . . . . . . . . . . . . . . . 3-22, 3-26, 6-75
MD2 . . . . . . . . . . . . . . . . . 3-22, 3-26, 6-75
MD3 . . . . . . . . . . . . . . . . . 3-22, 3-26, 6-75
MD4 . . . . . . . . . . . . . . . . . 3-22, 3-26, 6-75
MD5 . . . . . . . . . . . . . . . . . 3-22, 3-27, 6-75
Semiconductor Group
12-
1997-10-01