English
Language : 

C509-L_97 Datasheet, PDF (284/290 Pages) Siemens Semiconductor Group – 8-Bit CMOS Microcontroller
Index
C509-L
12 Index
Note: Bold page numbers refer to the main definition
part of SFRs or SFR bits.
A
A/D converter . . . . . . . . . . . 6-104 to 6-118
Adjustment of the sample time . . . 6-116
Analog source impedance limits . . 6-117
Block diagram . . . . . . . . . . . . . . . . 6-105
Calibration mechanisms . . . . . . . . 6-118
Clock selection . . . . . . . . . . . . . . . 6-111
Conversion time calculation 6-112, 6-115
Conversion timing . . . . . . . . . . . . . 6-112
General operation . . . . . . . . . . . . . 6-104
Registers . . . . . . . . . . . . . 6-107 to 6-110
System clock relationship . . . . . . . 6-114
A/D converter characteristics . 11-5 to 11-6
Absolute maximum ratings . . . . . . . . . 11-1
AC . . . . . . . . . . . . . . . . . . . . . . . . 2-4, 3-25
AC characteristics . . . . . . . . . 11-7 to 11-11
Data memory read cycle . . . . . . . . 11-10
Data memory write cycle . . . . . . . . 11-11
External clock cycle . . . . . . . . . . . . 11-11
Program memory read cycle . . . . . 11-10
AC Testing
Float waveforms . . . . . . . . . . . . . . 11-12
Input/output waveforms . . . . . . . . . 11-12
ACC . . . . . . . . . . . . . . . . . . 2-3, 3-19, 3-26
ADCL0 . . . . . . . . . . . . . . . . . . 3-26, 6-109
ADCL1 . . . . . . . . . . . . . . . . . . 3-26, 6-109
ADCON0 3-19, 3-21, 3-25, 5-8, 6-85, 6-108
ADCON1 . . . . . . . . . . . . . 3-19, 3-26, 6-108
ADDATH . . . . . . . . . . . . . 3-19, 3-25, 6-107
ADDATL . . . . . . . . . . . . . 3-19, 3-26, 6-107
ADEX . . . . . . . . . . . . . . . . . . . 3-25, 6-108
ADM . . . . . . . . . . . . . . . . . . . . 3-25, 6-108
ADST . . . . . . . . . . . . . . . . . . . . . . . . . 3-27
ADST0 . . . . . . . . . . . . . . . . . . 3-26, 6-109
ADST1 . . . . . . . . . . . . . . . . . . 3-26, 6-109
ALE signal . . . . . . . . . . . . . . . . . . . . . . . 4-4
ARCON . . . . . . . . . . . . . . . 3-22, 3-27, 6-76
B
B . . . . . . . . . . . . . . . . . . . . . 2-4, 3-19, 3-27
Basic CPU timing . . . . . . . . . . . . . . . . . 2-5
BD . . . . . . . . . . . . . . . . . . . . . . . 3-25, 6-85
Block diagram . . . . . . . . . . . . . . . . . . . . 2-2
Bootstrap loader . . . . . . . . . . . . . . . . . 10-1
Code reference addresses . . . . . . 10-32
Description of the subroutines . . . 10-29
General functions . . . . . . . . . . . . . . 10-1
General Interface to the PC . . . . . . 10-2
The three phases . . . . . . . . . . . . . . 10-2
Phase I . . . . . . . . . . . . . . . . . . . . 10-3
Checksum calculation . . . . . . . . 10-7
Flowchart . . . . . . . . . . . . . . . . . 10-6
Phase II . . . . . . . . . . . . . . . . . . . . 10-8
Automatic synch. procedure . . . 10-9
Synchronization MCU-Host . . . 10-8
Phase III . . . . . . . . . . . . . . . . . . 10-13
Block transfer protocol . . . . . . 10-13
Flowchart . . . . . . . . . . . . . . . . 10-18
Operating mode 0 . . . . . . . . . . 10-19
Operating mode 1 . . . . . . . . . . 10-23
Operating mode 2 . . . . . . . . . . 10-24
Operating mode 3 . . . . . . . . . . 10-27
Operating mode selection . . . . 10-17
BSY . . . . . . . . . . . . . . . . . . . . 3-25, 6-108
C
C/T . . . . . . . . . . . . . . . . . . . . . . 3-23, 6-21
CAFR . . . . . . . . . . . . . . . . 3-21, 3-27, 6-68
CC10 . . . . . . . . . . . . . . . . . . . . . . . . . 3-27
CC11 . . . . . . . . . . . . . . . . . . . . . . . . . 3-27
CC12 . . . . . . . . . . . . . . . . . . . . . . . . . 3-27
CC13 . . . . . . . . . . . . . . . . . . . . . . . . . 3-27
CC14 . . . . . . . . . . . . . . . . . . . . . . . . . 3-27
CC15 . . . . . . . . . . . . . . . . . . . . . . . . . 3-27
CC16 . . . . . . . . . . . . . . . . . . . . . . . . . 3-27
CC17 . . . . . . . . . . . . . . . . . . . . . . . . . 3-27
CC1EN . . . . . . . . . . . . . . . 3-20, 3-27, 6-66
CC1H0 . . . . . . . . . . . . . . . 3-20, 3-25, 6-31
CC1H1 . . . . . . . . . . . . . . . 3-20, 3-25, 6-31
CC1H2 . . . . . . . . . . . . . . . 3-20, 3-25, 6-31
CC1H3 . . . . . . . . . . . . . . . 3-20, 3-26, 6-31
CC1H4 . . . . . . . . . . . . . . . 3-20, 3-26, 6-31
CC1H5 . . . . . . . . . . . . . . . 3-20, 3-26, 6-31
CC1H6 . . . . . . . . . . . . . . . 3-20, 3-27, 6-31
CC1H7 . . . . . . . . . . . . . . . 3-20, 3-27, 6-31
CC1L0 . . . . . . . . . . . . . . . 3-20, 3-25, 6-31
CC1L1 . . . . . . . . . . . . . . . 3-20, 3-25, 6-31
CC1L2 . . . . . . . . . . . . . . . 3-20, 3-25, 6-31
CC1L3 . . . . . . . . . . . . . . . 3-20, 3-26, 6-31
CC1L4 . . . . . . . . . . . . . . . 3-20, 3-26, 6-31
CC1L5 . . . . . . . . . . . . . . . 3-20, 3-26, 6-31
Semiconductor Group
12-1
1997-10-01