English
Language : 

HD6475328CG Datasheet, PDF (30/459 Pages) Hitachi Semiconductor – Manual Gives a Hardware Description
Table 1-2 Pin Arrangements in Each Operating Mode (CP-84, CG-84) (cont)
Expanded Minimum
Pin
Modes
No.
Mode 1
Mode 2
19
MD2
MD2
20
STBY
STBY
21
RES
RES
22
NMI
NMI
23
NC
NC
24
VSS
VSS
25
D0
D0
26
D1
D1
27
D2
D2
28
D3
D3
29
D4
D4
30
D5
D5
31
D6
D6
32
D7
D7
33
A0
A0
34
A1
A1
35
A2
A2
36
A3
A3
37
A4
A4
38
A5
A5
39
A6
A6
40
A7
A7
41
VSS
VSS
Pin Name
Expanded Maximum
Modes
Mode 3
Mode 4
MD2
MD2
STBY
STBY
RES
RES
NMI
NMI
NC
NC
VSS
VSS
D0
D0
D1
D1
D2
D2
D3
D3
D4
D4
D5
D5
D6
D6
D7
D7
A0
A0
A1
A1
A2
A2
A3
A3
A4
A4
A5
A5
A6
A6
A7
A7
VSS
VSS
Single-Chip
Mode
Mode 7
MD2
STBY
RES
NMI
NC
VSS
P30
P31
P32
P33
P34
P35
P36
P37
P40
P41
P42
P43
P44
P45
P46
P47
VSS
PROM
Mode
VSS
VSS
VPP
A9
NC
VSS
O0
O1
O2
O3
O4
O5
O6
O7
A0
A1
A2
A3
A4
A5
A6
A7
VSS
Notes: 1. For the PROM mode, see section 17, “ROM.”
2. Pins marked NC should be left unconnected.
9