English
Language : 

MC68HC05V12 Datasheet, PDF (134/246 Pages) Freescale Semiconductor, Inc – HCMOS Microcontreller Unit
Freescale Semiconductor, Inc.
Byte Data Link Controller – Digital
14.6.5 State Machine . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .158
14.6.5.1 4X Mode. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .159
14.6.5.2 Receiving a Message in Block Mode . . . . . . . . . . . . . . .159
14.6.5.3 Transmitting a Message in Block Mode . . . . . . . . . . . . .159
14.6.5.4 J1850 Bus Errors . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .159
14.6.5.5 Summary . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .161
14.7 BDLC CPU Interface. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .162
14.7.1 BDLC Analog and Roundtrip Delay . . . . . . . . . . . . . . . . . .163
14.7.2 BDLC Control Register 1 . . . . . . . . . . . . . . . . . . . . . . . . . .165
14.7.3 BDLC Control Register 2 . . . . . . . . . . . . . . . . . . . . . . . . . .167
14.7.4 BDLC State Vector Register. . . . . . . . . . . . . . . . . . . . . . . .175
14.7.5 BDLC Data Registe . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .177
14.8 Low-Power Modes . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .178
14.8.1 Wait Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .178
14.8.2 Stop Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .178
14.2 Introduction
The byte data link controller (BDLC) provides access to an external
serial communication multiplex bus, operating according to the SAE
J1850 protocol.
Technical Data
Byte Data Link Controller – Digital (BDLC–D)
For More Information On This Product,
Go to: www.freescale.com
MC68HC05V12 — Rev. 2.0