English
Language : 

MC68HC05V12 Datasheet, PDF (133/246 Pages) Freescale Semiconductor, Inc – HCMOS Microcontreller Unit
Freescale Semiconductor, Inc.
Technical Data — MC68HC05V12
Section 14. Byte Data Link Controller – Digital (BDLC–D)
14.1 Contents
14.2 Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .134
14.3 Features . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .135
14.4 Functional Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .136
14.4.1 BDLC Operating Modes . . . . . . . . . . . . . . . . . . . . . . . . . . .138
14.4.1.1 Power Off Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .139
14.4.1.2 Reset Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .139
14.4.1.3 Run Mode. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .139
14.4.1.4 BDLC Wait Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .140
14.4.1.5 BDLC Stop Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .140
14.4.1.6 Digital Loopback Mode. . . . . . . . . . . . . . . . . . . . . . . . . .140
14.4.1.7 Analog Loopback Mode . . . . . . . . . . . . . . . . . . . . . . . . .141
14.5 BDLC MUX Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .141
14.5.1 Rx Digital Filter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .142
14.5.1.1 Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .142
14.5.1.2 Performance. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .143
14.5.2 J1850 Frame Format . . . . . . . . . . . . . . . . . . . . . . . . . . . . .144
14.5.3 J1850 VPW Symbols . . . . . . . . . . . . . . . . . . . . . . . . . . . . .147
14.5.4 J1850 VPW Valid/Invalid Bits and Symbols . . . . . . . . . . . .150
14.5.5 Message Arbitration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .154
14.6 BDLC Protocol Handler . . . . . . . . . . . . . . . . . . . . . . . . . . . . .156
14.6.1 Protocol Architecture . . . . . . . . . . . . . . . . . . . . . . . . . . . . .157
14.6.2 Rx and Tx Shift Registers. . . . . . . . . . . . . . . . . . . . . . . . . .158
14.6.3 Rx and Tx Shadow Registers. . . . . . . . . . . . . . . . . . . . . . .158
14.6.4 Digital Loopback Multiplexer . . . . . . . . . . . . . . . . . . . . . . .158
MC68HC05V12 — Rev. 2.0
Byte Data Link Controller – Digital (BDLC–D)
For More Information On This Product,
Go to: www.freescale.com
Technical Data