English
Language : 

XQ2V1000_1 Datasheet, PDF (90/134 Pages) Xilinx, Inc – QPro Virtex-II 1.5V Platform FPGAs
R
QPro Virtex-II 1.5V Platform FPGAs
Table 73: BG575 BGA — XQ2V1000 (Cont’d)
Bank
Pin Description
Pin Number
6
IO_L49P_6
U2
6
IO_L49N_6
U1
6
IO_L51P_6
U4
6
IO_L51N_6/VREF_6
U3
6
IO_L52P_6
T1
6
IO_L52N_6
R1
6
IO_L54P_6
T3
6
IO_L54N_6
T2
6
RSVD
T5
6
RSVD
T4
6
RSVD
R6
6
RSVD
R5
6
RSVD
P8
6
RSVD
P7
6
RSVD
R2
6
RSVD
P1
6
RSVD
R3
6
RSVD
P3
6
IO_L91P_6
P5
6
IO_L91N_6
P4
6
IO_L93P_6
N4
6
IO_L93N_6/VREF_6
N3
6
IO_L94P_6
N6
6
IO_L94N_6
N5
6
IO_L96P_6
N8
6
IO_L96N_6
N7
7
IO_L96P_7
N2
7
IO_L96N_7
M1
7
IO_L94P_7
M2
7
IO_L94N_7
M3
7
IO_L93P_7/VREF_7
M4
7
IO_L93N_7
M5
7
IO_L91P_7
M6
7
IO_L91N_7
M7
7
RSVD
M8
7
RSVD
L8
7
RSVD
L1
7
RSVD
K1
7
RSVD
K2
7
RSVD
K3
7
RSVD
L3
7
RSVD
L4
Table 73: BG575 BGA — XQ2V1000 (Cont’d)
Bank
Pin Description
Pin Number
7
RSVD
L5
7
RSVD
L7
7
IO_L54P_7
J1
7
IO_L54N_7
H1
7
IO_L52P_7
J2
7
IO_L52N_7
J3
7
IO_L51P_7/VREF_7
J4
7
IO_L51N_7
J5
7
IO_L49P_7
K5
7
IO_L49N_7
K6
7
IO_L48P_7
F1
7
IO_L48N_7
F2
7
IO_L46P_7
H2
7
IO_L46N_7
G2
7
IO_L45P_7/VREF_7
H3
7
IO_L45N_7
H4
7
IO_L43P_7
G3
7
IO_L43N_7
G4
7
IO_L24P_7
H5
7
IO_L24N_7
H6
7
IO_L22P_7
J6
7
IO_L22N_7
J7
7
IO_L21P_7/VREF_7
K7
7
IO_L21N_7
K8
7
IO_L19P_7
E1
7
IO_L19N_7
E2
7
IO_L06P_7
D2
7
IO_L06N_7
D3
7
IO_L04P_7
E3
7
IO_L04N_7
E4
7
IO_L03P_7/VREF_7
F4
7
IO_L03N_7
F5
7
IO_L02P_7/VRN_7
G5
7
IO_L02N_7/VRP_7
G6
7
IO_L01P_7
H7
7
IO_L01N_7
J8
0
VCCO_0
J12
0
VCCO_0
J11
0
VCCO_0
J10
0
VCCO_0
F11
0
VCCO_0
C6
0
VCCO_0
B11
DS122 (v2.0) December 21, 2007
www.xilinx.com
Product Specification
90