English
Language : 

XQ2V1000_1 Datasheet, PDF (121/134 Pages) Xilinx, Inc – QPro Virtex-II 1.5V Platform FPGAs
R
QPro Virtex-II 1.5V Platform FPGAs
Table 78: CF1152 and EF1144 — XQ2V6000 (Cont’d)
Bank
Pin Description
Pin
Number
2
IO_L29N_2
L7
2
IO_L29P_2
K7
2
IO_L30N_2
J4
2
IO_L30P_2
H4
2
IO_L43N_2
G1
2
IO_L43P_2
F1
2
IO_L44N_2
L8
2
IO_L44P_2
M8
2
IO_L45N_2
J1
2
IO_L45P_2/VREF_2
H2
2
IO_L46N_2
J3
2
IO_L46P_2
H3
2
IO_L47N_2
M9
2
IO_L47P_2
N9
2
IO_L48N_2
L5
2
IO_L48P_2
K5
2
IO_L49N_2
K2
2
IO_L49P_2
J2
2
IO_L50N_2
N7
2
IO_L50P_2
M7
2
IO_L51N_2
L6
2
IO_L51P_2/VREF_2
M6
2
IO_L52N_2
M3
2
IO_L52P_2
L3
2
IO_L53N_2
L4
2
IO_L53P_2
K4
2
IO_L54N_2
N4
2
IO_L54P_2
M4
2
IO_L67N_2
M2
2
IO_L67P_2
L2
2
IO_L68N_2
N8
2
IO_L68P_2
P8
2
IO_L69N_2
N6
2
IO_L69P_2/VREF_2
P6
2
IO_L70N_2
P5
2
IO_L70P_2
N5
2
IO_L71N_2
P10
2
IO_L71P_2
R10
2
IO_L72N_2
P3
2
IO_L72P_2
N3
2
IO_L73N_2
M1
2
IO_L73P_2
L1
Table 78: CF1152 and EF1144 — XQ2V6000 (Cont’d)
Bank
Pin Description
Pin
Number
2
IO_L74N_2
P9
2
IO_L74P_2
R9
2
IO_L75N_2
P2
2
IO_L75P_2/VREF_2
N2
2
IO_L76N_2
R4
2
IO_L76P_2
P4
2
IO_L77N_2
R8
2
IO_L77P_2
T8
2
IO_L78N_2
T3
2
IO_L78P_2
R3
2
IO_L79N_2
P1
2
IO_L79P_2
N1
2
IO_L80N_2
T11
2
IO_L80P_2
U11
2
IO_L81N_2
R7
2
IO_L81P_2/VREF_2
R6
2
IO_L82N_2
U5
2
IO_L82P_2
T5
2
IO_L83N_2
T10
2
IO_L83P_2
U10
2
IO_L84N_2
U4
2
IO_L84P_2
T4
2
IO_L91N_2
T2
2
IO_L91P_2
R1
2
IO_L92N_2
U7
2
IO_L92P_2
T7
2
IO_L93N_2
T6
2
IO_L93P_2/VREF_2
U6
2
IO_L94N_2
U1
2
IO_L94P_2
U2
2
IO_L95N_2
U9
2
IO_L95P_2
U8
2
IO_L96N_2
U3
2
IO_L96P_2
V4
3
IO_L96N_3
V6
3
IO_L96P_3
W6
3
IO_L95N_3
V5
3
IO_L95P_3
W5
3
IO_L94N_3
V7
3
IO_L94P_3
W7
3
IO_L93N_3/VREF_3
V10
DS122 (v2.0) December 21, 2007
www.xilinx.com
Product Specification
121