English
Language : 

XQ2V1000_1 Datasheet, PDF (107/134 Pages) Xilinx, Inc – QPro Virtex-II 1.5V Platform FPGAs
R
QPro Virtex-II 1.5V Platform FPGAs
Table 76: EF957 — XQ2V6000 (Cont’d)
Bank
Pin Description
1
IO_L05P_1
1
IO_L04N_1
1
IO_L04P_1/VREF_1
1
IO_L03N_1/VRP_1
1
IO_L03P_1/VRN_1
1
IO_L02N_1
1
IO_L02P_1
1
IO_L01N_1
1
IO_L01P_1
Pin Number
G8
D7
E6
E8
E7
F8
F7
B5
B3
2
IO_L01N_2
F5
2
IO_L01P_2
G4
2
IO_L02N_2/VRP_2
G6
2
IO_L02P_2/VRN_2
H6
2
IO_L03N_2
D3
2
IO_L03P_2/VREF_2
E4
2
IO_L04N_2
K10
2
IO_L04P_2
K9
2
IO_L05N_2
D2
2
IO_L05P_2
E3
2
IO_L06N_2
F4
2
IO_L06P_2
F3
2
IO_L19N_2
L10
2
IO_L19P_2
M10
2
IO_L20N_2
H7
2
IO_L20P_2
J8
2
IO_L21N_2
D1
2
IO_L21P_2/VREF_2
E1
2
IO_L22N_2
G5
2
IO_L22P_2
H5
2
IO_L23N_2
E2
2
IO_L23P_2
F2
2
IO_L24N_2
H4
2
IO_L24P_2
J4
2
IO_L25N_2
K8
2
IO_L25P_2
L8
2
IO_L27N_2
J7
2
IO_L27P_2/VREF_2
K7
2
IO_L43N_2
F1
2
IO_L43P_2
G1
2
IO_L44N_2
L9
Table 76: EF957 — XQ2V6000 (Cont’d)
Bank
Pin Description
2
IO_L44P_2
2
IO_L45N_2
2
IO_L45P_2/VREF_2
2
IO_L46N_2
2
IO_L46P_2
2
IO_L47N_2
2
IO_L47P_2
2
IO_L48N_2
2
IO_L48P_2
2
IO_L49N_2
2
IO_L49P_2
2
IO_L50N_2
2
IO_L50P_2
2
IO_L51N_2
2
IO_L51P_2/VREF_2
2
IO_L52N_2
2
IO_L52P_2
2
IO_L53N_2
2
IO_L53P_2
2
IO_L54N_2
2
IO_L54P_2
2
IO_L67N_2
2
IO_L67P_2
2
IO_L68N_2
2
IO_L68P_2
2
IO_L69N_2
2
IO_L69P_2/VREF_2
2
IO_L70N_2
2
IO_L70P_2
2
IO_L71N_2
2
IO_L71P_2
2
IO_L72N_2
2
IO_L72P_2
2
IO_L73N_2
2
IO_L73P_2
2
IO_L74N_2
2
IO_L74P_2
2
IO_L75N_2
2
IO_L75P_2/VREF_2
2
IO_L76N_2
2
IO_L76P_2
Pin Number
M9
G2
J2
H3
J3
J6
L6
J5
K5
H1
J1
N10
P10
L7
M7
K3
L3
M8
N8
L5
M5
K2
L2
M6
N6
L4
M4
K1
L1
N9
P9
N5
P5
M3
N3
R8
R9
M2
N2
M1
N1
DS122 (v2.0) December 21, 2007
www.xilinx.com
Product Specification
107