English
Language : 

AK4679EG Datasheet, PDF (137/220 Pages) Asahi Kasei Microsystems – 24bit Stereo CODEC with DSP and MIC/RCV/HP/SPK/LINE-AMP
[AK4679]
SYNC1, 2, 3
BCLK1, 2, 3
(16bit Linear)
SDOUTx
1st channel
2nd channel
D15 D14 D13 D12 D11 D2 D1 D0 D15 D14 D13 D4 D3 D2 D1 D0
1st channel
2nd channel
SDINx
Don’t Care D15 D14 D13
D2 D1 D0 D15 D14 D13 D4 D3 D2 D1 D0
(8bit A-Law/μ-Law) 1st channel
SDOUTx
D7
D0 D7
2nd channel
D0
SDINx
1st channel
2nd channel
Don’t Care D7 D6 D5 D0 D7 D2 D1 D0
Don’t Care
(x =1~4)
D15 D14
Don’t Care D15 D14
D7 D6
D7 D6
Figure 110. PCM Short Frame Falling-edge (LAW bits = “00”, DIFD bits = “00”, BCKPD bit = “0”)
SYNC1, 2, 3
BCLK1, 2, 3
(16bit Linear)
SDOUTx
1st channel
2nd channel
D15 D14 D13 D12 D3 D2 D1 D0 D15 D14 D13 D4 D3 D2 D1 D0
1st channel
2nd channel
SDINx
Don’t Care D15 D14 D13 D12 D3 D2 D1 D0 D15 D14 D13 D4 D3 D2 D1 D0
(8bit A-Law/μ-Law)
SDOUTx
1st channel
2nd channel
D7 D6 D5 D0 D7 D2 D1 D0
1st channel
2nd channel
SDINx
Don’t Care D7 D6 D5 D0 D7 D2 D1 D0
Don’t Care
D15 D14
Don’t Care D15 D14
D7 D6
D7 D6
(x =1~4)
Figure 111. PCM Short Frame Rising-edge (LAW bit = “00”, DIFD bits = “00”, BCKPD bit = “1”)
MS1402-E-06
- 137 -
2013/02